AXIe接口技術(shù)研究及實(shí)現(xiàn).pdf_第1頁
已閱讀1頁,還剩63頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、隨著現(xiàn)代科學(xué)技術(shù)的發(fā)展,自動測試系統(tǒng)受到各國越來越多的重視。作為新一代自動測試系統(tǒng)體系結(jié)構(gòu),AXIe體系結(jié)構(gòu)在2009年由 AXIe聯(lián)盟提出。AXIe體系結(jié)構(gòu)建立在 AdvancedTCA基礎(chǔ)之上,并參考了LXI、PXI等現(xiàn)有總線技術(shù)。AXIe背板支持千兆以太網(wǎng)和PCI Express兩種接口通信方式,將LXI和PXI Express總線技術(shù)有效地融合在AXIe體系結(jié)構(gòu)之中。
  本課題主要從機(jī)械特性、智能平臺管理系統(tǒng)、數(shù)據(jù)傳輸和

2、軟件標(biāo)準(zhǔn)等幾方面對AXIe體系結(jié)構(gòu)進(jìn)行了分析研究。在此基礎(chǔ)之上,本文提出了基于 PCI Express通信方式的AXIe接口技術(shù)方案,采用自帶PCI Express IP核的Arria II GX系列FPGA實(shí)現(xiàn)接口通信,并根據(jù)AXIe1.0體系結(jié)構(gòu)標(biāo)準(zhǔn)要求完成區(qū)域1和區(qū)域2電源、智能平臺管理總線、本地總線、觸發(fā)總線、同步與定時接口以及交換接口信號的硬件設(shè)計。
  為滿足接口設(shè)計方案的通用性和可重用性,采用基于 Qsys的邏輯設(shè)計

3、流程。根據(jù)實(shí)際需求完成AXIe接口子系統(tǒng)、DDR2存儲邏輯以及儀器功能邏輯,并根據(jù)不同的應(yīng)用情況,設(shè)計兩種DDR2存儲器邏輯,以滿足大量數(shù)據(jù)傳輸?shù)膽?yīng)用。使用 LabWindows CVI完成上位機(jī)軟件的設(shè)計,并利用 VISA完成儀器驅(qū)動程序開發(fā)。
  為驗(yàn)證接口設(shè)計方案的可行性,設(shè)計了基于 AXIe接口方案的128路繼電器模塊,并搭建AXIe測試系統(tǒng)完成對AXIe接口的性能測試分析。測試結(jié)果表明,該模塊能夠成功實(shí)現(xiàn) PCI Exp

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論