基于FPGA的AVS解碼器幀內(nèi)預(yù)測和環(huán)路濾波的研究與設(shè)計(jì).pdf_第1頁
已閱讀1頁,還剩81頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、隨著信息技術(shù)和數(shù)字信號處理技術(shù)的發(fā)展,多媒體視頻壓縮技術(shù)的應(yīng)用得到了快速發(fā)展,視頻圖像壓縮技術(shù)也因此收到越來越多的重視。為擺脫對國外標(biāo)準(zhǔn)的依賴,避免H.264等國際標(biāo)準(zhǔn)高昂的專利費(fèi)用,滿足我國信息產(chǎn)業(yè)發(fā)展的需求,我國自2002年起開始組織相關(guān)企業(yè)和科研機(jī)構(gòu)制定我們自己的音視頻壓縮標(biāo)準(zhǔn)AVS。目前AVS已經(jīng)成為音視頻編碼技術(shù)的國家標(biāo)準(zhǔn),且AVS有著高壓縮率、高壓縮質(zhì)量以及低專利費(fèi)等優(yōu)勢。論文以AVS中的幀內(nèi)預(yù)測和環(huán)路濾波模塊的FPGA設(shè)計(jì)

2、與實(shí)現(xiàn)為選題,對于推動我國AVS數(shù)字視頻編解碼標(biāo)準(zhǔn)的應(yīng)用和產(chǎn)業(yè)發(fā)展具有重要的理論意義和實(shí)際應(yīng)用價(jià)值。
   本文先簡要介紹了AVS標(biāo)準(zhǔn)和FPGA的基本知識,之后著重對AVS解碼器的幀內(nèi)預(yù)測模塊和環(huán)路濾波模塊的算法和結(jié)構(gòu)進(jìn)行了深入的研究和探討。對AVS幀內(nèi)預(yù)測算法進(jìn)行了優(yōu)化設(shè)計(jì),為提高硬件資源的可重構(gòu)性,降低幀內(nèi)預(yù)測的計(jì)算復(fù)雜度,幀內(nèi)預(yù)測模塊中設(shè)計(jì)了通用運(yùn)算單元。設(shè)計(jì)中采取有效的控制邏輯,對復(fù)雜的plane模式進(jìn)行了預(yù)處理。環(huán)路濾

3、波模塊采用5級流水線架構(gòu),用改進(jìn)的邊界濾波順序解決流水線沖突問題,用轉(zhuǎn)置模塊實(shí)現(xiàn)邊界濾波樣本的行列轉(zhuǎn)置,采用狀態(tài)機(jī)進(jìn)行控制環(huán)路濾波器時(shí)序,可以根據(jù)水平濾波、垂直濾波、邊界強(qiáng)度的不同,自動進(jìn)行處理,從而使得處理過程能夠?qū)崿F(xiàn)自適應(yīng)。
   幀內(nèi)預(yù)測模塊和環(huán)路濾波模塊采用自頂向下的設(shè)計(jì)方法,劃分了子模塊,提出了實(shí)現(xiàn)幀內(nèi)預(yù)測模塊和環(huán)路濾波模塊的硬件架構(gòu)。對以上設(shè)計(jì),采用Verilog HDL語言實(shí)現(xiàn)它們的RTL級的設(shè)計(jì),由開發(fā)環(huán)境Qua

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論