

已閱讀1頁,還剩53頁未讀, 繼續(xù)免費閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、隨著信息產(chǎn)業(yè)的發(fā)展和計算機的普及,芯片這個詞逐漸的被人們所了解。一顆小小的芯片竟能集成上億個晶體管,完成復(fù)雜的功能讓世人為之震驚。本課題設(shè)計了一款圖形處理器芯片,并對設(shè)計的正確性進(jìn)行了驗證。首先,本文分析了本圖形處理器的主要性能和體系結(jié)構(gòu),以桶式移位器為例介紹了電路功能,基本單元結(jié)構(gòu)和工作原理。其次,本文完成了仿真驗證環(huán)境的建立。根據(jù)實際情況本課題選擇了Enhanced-NanoSim-VCS作為驗證工具。本文系統(tǒng)地描述了如何在這一基礎(chǔ)
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 通用處理器模擬仿真驗證方法研究.pdf
- 基于圖形處理器的超聲成像仿真平臺.pdf
- 圖形處理器存儲系統(tǒng)的高精度SystemVerilog模型與自動化仿真驗證.pdf
- 圖形處理器圖形管線的研究與實現(xiàn).pdf
- 網(wǎng)絡(luò)處理器驗證平臺的設(shè)計.pdf
- 媒體處理器的驗證平臺研究.pdf
- 微處理器驗證方法研究.pdf
- 24369.基于opencl的圖形處理器fdtd算法仿真研究
- 基于仿真的多核處理器功能驗證技術(shù)研究.pdf
- 微處理器驗證平臺的實現(xiàn).pdf
- 圖形處理器加速網(wǎng)絡(luò)分組處理的研究.pdf
- 嵌入式微處理器的設(shè)計分析與仿真驗證.pdf
- hinoc2.0mac協(xié)處理器的仿真與板級驗證
- 網(wǎng)絡(luò)數(shù)據(jù)處理器驗證技術(shù).pdf
- 基于圖形處理器的SIFT算法研究.pdf
- 媒體處理器的設(shè)計和驗證研究.pdf
- 嵌入式圖形處理器設(shè)計.pdf
- 協(xié)處理器版圖設(shè)計及驗證.pdf
- 基于最新圖形處理器的圖形引擎技術(shù)研究.pdf
- hinoc2.0soc系統(tǒng)himac協(xié)處理器的仿真及fpga驗證
評論
0/150
提交評論