已閱讀1頁,還剩75頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、本文設計并實現(xiàn)一種基于 FPGA的高速可配置FFT處理器,充分利用 FPGA并行運算的優(yōu)點,不僅能夠實現(xiàn)64~2048個點的 FFT運算,還可以提高運算速度和可操作性。在綜合考慮運算復雜度和控制難度的基礎上,采用了基于頻率抽取的基-4和基-2混合基算法。
本設計中每一級蝶形運算都可以在部分數(shù)據(jù)完成計算和存儲之后就開始新一級運算,不用等待所有運算數(shù)據(jù)計算并存儲完成之后開始,這樣就做到了多級運算交叉進行,可以進一步提高FFT運算速
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 高速數(shù)據(jù)回放系統(tǒng)FPGA硬件架構設計與實現(xiàn).pdf
- 基于FPGA的FFT設計與實現(xiàn).pdf
- 基于FPGA的FFT設計與實現(xiàn).pdf
- 基于FPGA的FFT算法的設計與實現(xiàn).pdf
- 基于FPGA的FFT信號處理器的硬件實現(xiàn).pdf
- 基于FPGA的FFT數(shù)字處理器的硬件實現(xiàn).pdf
- 基于滑動窗口車牌檢測的FPGA架構設計與實現(xiàn).pdf
- 基于FPGA的FFT數(shù)字處理器的硬件實現(xiàn) (1).pdf
- 基于fpga上的fft實現(xiàn)
- 基于fpga上的fft實現(xiàn)
- 基于FPGA的OFDM系統(tǒng)的FFT設計與實現(xiàn).pdf
- 基于EPON的無線接入設備的硬件架構設計與實現(xiàn).pdf
- 基于FPGA的FFT算法研究與實現(xiàn).pdf
- 基于FPGA的32點FFT算法的設計與實現(xiàn).pdf
- SAN存儲設備的軟-硬件架構設計與實現(xiàn).pdf
- 基于FPGA的8K點FFT的設計與實現(xiàn).pdf
- 基于fpga的fft算法的設計與實現(xiàn)(論文和源碼)
- 畢業(yè)設計(論文)基于fpga的fft算法設計與實現(xiàn)
- 家庭綜合信息終端架構設計與硬件實現(xiàn).pdf
- 基于FPGA的FFT算法設計與研究.pdf
評論
0/150
提交評論