星載電子標準化總線接口底層模塊設(shè)計.pdf_第1頁
已閱讀1頁,還剩71頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、星載電子標準化總線接口是實現(xiàn)快速響應(yīng)空間的前提,對未來的太空探索及情報收集具有戰(zhàn)略意義。提高對戰(zhàn)爭的反應(yīng)速度,是未來戰(zhàn)爭制勝的關(guān)鍵之一。保證快速反應(yīng)衛(wèi)星的快速設(shè)計、快速制造、快速測試和快速發(fā)射、部署等是非常重要的。實現(xiàn)星載電子總線接口的標準化是目前許多國家研究的熱點。
  本文主要設(shè)計了標準化總線接口的底層通信模塊,利用FPGA實現(xiàn)了底層模塊的基本功能。主要完成了以下工作:首先,通過分析制定的標準化總線協(xié)議,確定合理的設(shè)計方案,并

2、選擇合適的總線收發(fā)器。低速通道收發(fā)器采用RS485芯片,高速100Mbps通道采用M-LVDS芯片作為收發(fā)器;其次,底層模塊采用自頂向下的設(shè)計方法,將其分為若干子模塊分別進行設(shè)計,提高了設(shè)計效率和設(shè)計的靈活性,縮短了設(shè)計時間,提高了系統(tǒng)性能與通用性,有利于同接口的其它模塊聯(lián)合,發(fā)現(xiàn)錯誤時也容易修改。主要的子模塊包括發(fā)送模塊、接收模塊、組幀解幀模塊、8b/10b編解碼模塊;再次,介紹了時鐘數(shù)據(jù)恢復(fù)的基本原理及相關(guān)問題,對鎖相環(huán)(PLL)以

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論