基于FPGA的偽碼調(diào)相引信信號處理技術(shù).pdf_第1頁
已閱讀1頁,還剩66頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、隨著時代的發(fā)展,無線電引信技術(shù)也在不斷的變化,連續(xù)波偽碼調(diào)相技術(shù)就是時下流行的無線電引信技術(shù)之一,為了高速、高效完成引信設計,現(xiàn)場可編程門陣列(FPGA)技術(shù)逐漸走進了無線電引信設計中。FPGA技術(shù)以速率快,資源整合度高以及可擦除特性在無線電引信中脫穎而出。因此,本文把FPGA技術(shù)應用到連續(xù)波偽碼調(diào)相引信中,論文主要工作如下:
  (1)本文從連續(xù)波偽碼調(diào)相引信信號處理技術(shù)理論出發(fā),先對整體信號處理部分的參數(shù)和公式進行充分理解,然

2、后按照課題的要求,結(jié)合引信理論對整體系統(tǒng)參數(shù)進行合理設定。接著利用MATLAB-simulink仿真工具,在理論上對連續(xù)波偽碼調(diào)相引信信號處理部分算法進行可行性仿真設計。并且從實際信號出發(fā),分析了不同情況下信號處理結(jié)果的異同。
  (2)根據(jù)理論部分的仿真結(jié)果和設定參數(shù),運用Verilog HDL硬件語言在FPGA芯片上對連續(xù)波偽碼調(diào)相引信信號處理系統(tǒng)進行實現(xiàn)。根據(jù)初始的輸入信號,合理的規(guī)劃整個信號處理系統(tǒng)實現(xiàn)的步驟和流程,確定了

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論