雷達回波信號發(fā)生器研制.pdf_第1頁
已閱讀1頁,還剩60頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、隨著雷達技術(shù)在民用領(lǐng)域科技的飛速發(fā)展,其用途已不僅限于在作戰(zhàn)中定位和檢測敵方作戰(zhàn)機。雷達接收及處理裝置主要用于獲取目標信息,即從目標反射的回波信號中提取和計算目標信息。雷達信號模擬技術(shù)作為雷達技術(shù)的重要分支,可有效地驗證雷達信號處理裝置的算法和分析能力,其指標和性能關(guān)系到整個雷達系統(tǒng)的工作性能。本文所設(shè)計的雷達回波信號發(fā)生器可對雷達信號處理裝置的算法和分析能力進行有效的驗證,在實際應用中有迫切需求和意義。
  本文在綜合考察和調(diào)研

2、了國內(nèi)外有關(guān)雷達信號源的設(shè)計理論后,提出了滿足雷達回波信號發(fā)生器設(shè)計要求的軟硬結(jié)合的設(shè)計架構(gòu),制定了基于FPGA與數(shù)模轉(zhuǎn)換芯片相結(jié)合的雷達回波信號發(fā)生器硬件方案。該設(shè)計方案增強了雷達回波信號發(fā)生器輸出信號的靈活性,可以實現(xiàn)產(chǎn)生技術(shù)指標較為復雜的雷達回波信號。
  本設(shè)計主要由設(shè)備操控界面和雷達信號發(fā)生板卡兩部分組成。該設(shè)備采用了標準CPCI總線接收來自設(shè)備操控界面的控制命令字和波形數(shù)據(jù),通過FPGA片上RAM存儲波形數(shù)據(jù),經(jīng)由觸發(fā)

3、檢測模塊將4通道波形數(shù)據(jù)分別傳輸至4片數(shù)模轉(zhuǎn)換芯片中,完成數(shù)字信號到模擬信號的轉(zhuǎn)換。本設(shè)計中,CPCI總線接口設(shè)計是利用FPGA自帶的IP核實現(xiàn);FPGA邏輯采用模塊化的設(shè)計方法便于進一步的擴展與維護;數(shù)模轉(zhuǎn)換模塊是以4片數(shù)模轉(zhuǎn)換芯片為基礎(chǔ)的4通道模擬信號產(chǎn)生模塊,重點在于各通道間的信號同步性設(shè)計。設(shè)備操控界面選用C VI軟件開發(fā)環(huán)境,滿足產(chǎn)生雷達回波信號數(shù)據(jù)和實時控制硬件板卡的需求。
  最后,組建了雷達回波信號發(fā)生器測試平臺。

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論