2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩67頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、雷達(dá)目標(biāo)模擬器用于實(shí)時(shí)模擬產(chǎn)生具有距離、速度、角度信息且信噪比可控的目標(biāo)回波信號,可方便有效的對雷達(dá)系統(tǒng)進(jìn)行調(diào)試驗(yàn)證。本文結(jié)合實(shí)際應(yīng)用背景,研究、設(shè)計(jì)并實(shí)現(xiàn)了一種基于FPGA的圓陣?yán)走_(dá)中頻目標(biāo)模擬器。
  本文首先結(jié)合圓陣?yán)走_(dá)任務(wù)需求設(shè)計(jì)了目標(biāo)模擬器的整體工作方案,闡述了目標(biāo)模擬器回波產(chǎn)生的主要理論,并利用Matlab軟件對目標(biāo)回波的模擬進(jìn)行仿真。然后設(shè)計(jì)了目標(biāo)模擬器硬件方案,重點(diǎn)論述了如何通過軟硬件設(shè)計(jì)保證多通道數(shù)據(jù)輸出同步。接

2、著對目標(biāo)模擬器的FPGA實(shí)現(xiàn)進(jìn)行了詳細(xì)討論,包括PowerPC嵌入式內(nèi)核的C代碼設(shè)計(jì)及Verilog邏輯代碼設(shè)計(jì),并給出了利用FPGA實(shí)現(xiàn)輸出通道相位一致性校正的方案。最后對目標(biāo)模擬器進(jìn)行調(diào)試,給出了硬件電路中時(shí)鐘模塊、網(wǎng)口模塊以及DAC模塊調(diào)試結(jié)果,證明了多輸出通道信號相位一致,并與圓陣?yán)走_(dá)進(jìn)行聯(lián)合調(diào)試,經(jīng)過雷達(dá)信號處理,在雷達(dá)終端顯示界面上正確輸出了目標(biāo)信息。
  本文研究的基于FPGA的圓陣?yán)走_(dá)中頻目標(biāo)模擬器,通過了雷達(dá)測試

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論