多速率軟件無(wú)線電數(shù)字中頻系統(tǒng)研究與實(shí)現(xiàn).pdf_第1頁(yè)
已閱讀1頁(yè),還剩93頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、當(dāng)前,移動(dòng)通信技術(shù)的迅猛發(fā)展,促使傳統(tǒng)的基于專用硬件的通信設(shè)備所固有的功能單一、不易升級(jí)改造的缺點(diǎn)突顯出來(lái),導(dǎo)致多種通信協(xié)議在兼容和版本升級(jí)方面的問題日益嚴(yán)重。這種問題促使了如軟件無(wú)線電(SDR)等新興技術(shù)的發(fā)展。由于硬件的發(fā)展水平限制,很難將射頻及高頻段信號(hào)直接處理,所以一般都采用寬帶中頻帶通采樣數(shù)字化結(jié)構(gòu),其中關(guān)鍵技術(shù)就是數(shù)字中頻信號(hào)處理。因此,研究數(shù)字中頻技術(shù)具有非常重要的意義。
  數(shù)字中頻信號(hào)是處在數(shù)字基帶信號(hào)和射頻信號(hào)

2、之間的,外部信號(hào)經(jīng)過(guò)射頻單元(AD9364捷變收發(fā)器)進(jìn)入數(shù)字中頻單元(zedboard FPGA),經(jīng)過(guò)數(shù)字中頻的信號(hào)處理后再傳給數(shù)字基帶。數(shù)字中頻技術(shù)包括數(shù)字上變頻(DUC)和數(shù)字下變頻(DDC)。DDC將經(jīng)過(guò)射頻單元的高速中頻信號(hào)降采樣到低速的基帶信號(hào)以及將240kHz的低中頻信號(hào)搬移到零中頻的基帶信號(hào)。DUC將低速基帶信號(hào)升采樣到高速信號(hào)進(jìn)入到射頻單元的數(shù)字模擬轉(zhuǎn)換器DAC,以降低DAC的量化誤差和降低對(duì)模擬濾波器的要求。

3、>  本文對(duì)數(shù)字中頻系統(tǒng)中的關(guān)鍵技術(shù)進(jìn)行了研究和實(shí)現(xiàn)。系統(tǒng)設(shè)計(jì)為全雙工模式,支持多速率收發(fā)處理,可根據(jù)實(shí)際應(yīng)用的需要進(jìn)行配置從而實(shí)現(xiàn)多種數(shù)據(jù)速率的轉(zhuǎn)換。本系統(tǒng)主要包括混頻器模塊、采樣率變換(插值和抽取)模塊、低通濾波器模塊。功能上實(shí)現(xiàn)了32,48,96,240,480,640倍的降/升采樣處理和240KHz的信號(hào)下變頻處理,且阻帶衰減可以達(dá)到60dB,有效地對(duì)雜散信號(hào)進(jìn)行了抑制。在靈活配置的系統(tǒng)前提下,對(duì)模塊進(jìn)行了優(yōu)化和復(fù)用,即能節(jié)省了

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論