版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、合成孔徑雷達(dá)(Synthetic Aperture Radar,SAR)是一種高分辨力的成像雷達(dá),具有全天時(shí)、全天候、超遠(yuǎn)距離作用等工作特點(diǎn)。隨著SAR系統(tǒng)向多極化、高分辨率、成像實(shí)時(shí)化的方向發(fā)展,雷達(dá)接收的回波數(shù)據(jù)量越來(lái)越大,成像時(shí)間越來(lái)越短,傳統(tǒng)的實(shí)時(shí)成像系統(tǒng)解決方案已經(jīng)不能滿(mǎn)足雷達(dá)系統(tǒng)的實(shí)時(shí)性。本文從SAR實(shí)時(shí)成像處理技術(shù)的應(yīng)用角度出發(fā),根據(jù)某預(yù)研項(xiàng)目的要求,開(kāi)發(fā)高性能的SAR實(shí)時(shí)成像系統(tǒng)。
本文分析了合成孔徑雷達(dá)成像的
2、基本原理,在研究了距離多普勒算法、Chirp-Scaling算法、wk算法的基礎(chǔ)上,選用CS算法作為系統(tǒng)的實(shí)時(shí)成像算法。根據(jù)系統(tǒng)指標(biāo)要求,確定實(shí)時(shí)成像系統(tǒng)方案并詳細(xì)論述了系統(tǒng)各組成部分的硬件設(shè)計(jì)。系統(tǒng)的硬件設(shè)計(jì)共包括包括數(shù)據(jù)采集模塊、FPGA配置電路、相關(guān)接口模塊三個(gè)部分。在算法實(shí)現(xiàn)方面,本文采用單片大容量的FPGA芯片實(shí)現(xiàn)CS算法。CS算法的主要步驟包括FFT、浮點(diǎn)復(fù)數(shù)乘法、轉(zhuǎn)置存儲(chǔ)、sinc差值等。在算法的實(shí)現(xiàn)過(guò)程中,F(xiàn)FT模塊與轉(zhuǎn)
3、置存儲(chǔ)模塊是設(shè)計(jì)的難點(diǎn)。FFT模塊采用基-4 FFT算法實(shí)現(xiàn),使用的大量的存儲(chǔ)器實(shí)現(xiàn)流水線結(jié)構(gòu),大大提高了FFT模塊的運(yùn)算速度,使用Modelsim搭建仿真測(cè)試平臺(tái)對(duì)FFT模塊的運(yùn)算結(jié)果進(jìn)行精度分析。轉(zhuǎn)置存儲(chǔ)模塊采用行寫(xiě)行讀算法實(shí)現(xiàn),可解決距離向壓縮數(shù)據(jù)與方位向壓縮數(shù)據(jù)讀寫(xiě)速度不匹配的問(wèn)題。設(shè)計(jì)完成后,選取一個(gè)場(chǎng)景的回波數(shù)據(jù)對(duì)整個(gè)系統(tǒng)進(jìn)行成像測(cè)試。
成像結(jié)果表明,基于FPGA的SAR實(shí)時(shí)成像系統(tǒng)能夠?qū)走_(dá)的回波數(shù)據(jù)進(jìn)行成像處理
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的實(shí)時(shí)SAR成像系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的微型SAR實(shí)時(shí)成像處理研究.pdf
- FPGA在實(shí)時(shí)SAR成像系統(tǒng)中的應(yīng)用.pdf
- 基于FPGA的SAR實(shí)時(shí)成像實(shí)現(xiàn)技術(shù)研究.pdf
- 基于FPGA的SAR實(shí)時(shí)成像與寬帶雷達(dá)信號(hào)偵察技術(shù).pdf
- 基于FPGA和AD的SAR實(shí)時(shí)成像處理機(jī)接口板設(shè)計(jì).pdf
- 基于FPGA的機(jī)載SAR-ISAR實(shí)時(shí)成像的技術(shù)研究.pdf
- 實(shí)時(shí)SAR成像系統(tǒng)研究.pdf
- 基于Vega的SAR成像系統(tǒng)實(shí)時(shí)交互仿真研究.pdf
- SAR成像實(shí)時(shí)信號(hào)處理系統(tǒng)設(shè)計(jì).pdf
- 基于PowerPC的實(shí)時(shí)SAR成像算法實(shí)現(xiàn).pdf
- 基于FPGA的SAR實(shí)時(shí)信號(hào)處理研究.pdf
- 基于Z7的SAR實(shí)時(shí)成像處理設(shè)計(jì).pdf
- SAR成像實(shí)時(shí)處理系統(tǒng)的MCM模塊設(shè)計(jì).pdf
- sar實(shí)時(shí)成像處理平臺(tái)的設(shè)計(jì)研究
- 基于FPGA和DSP的SAR成像信號(hào)處理板設(shè)計(jì).pdf
- 彈載SAR實(shí)時(shí)成像系統(tǒng)設(shè)計(jì)與實(shí)驗(yàn)研究.pdf
- 機(jī)載SAR實(shí)時(shí)嵌入式成像系統(tǒng)設(shè)計(jì)研究.pdf
- 星載SAR實(shí)時(shí)成像系統(tǒng)主控軟件的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 機(jī)載SAR實(shí)時(shí)成像處理系統(tǒng)設(shè)計(jì)及硬件實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論