2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩70頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、無線射頻芯片是通信系統(tǒng)電路的核心組成模塊,它的性能直接決定整個通信系統(tǒng)的通信質(zhì)量。射頻接收前端電路作為無線射頻芯片接收鏈路的重要組成部分,它的功耗占據(jù)整個收發(fā)芯片功耗的30%~40%。因而研究降低射頻接收前端電路的功耗對降低整個收發(fā)芯片的功耗很有意義。
  論文主要設(shè)計工作在433MHz頻段FSK接收模式的低功耗射頻接收前端電路:低噪聲放大器和下變頻混頻器。論文分析了射頻前端電路的國內(nèi)外研究現(xiàn)狀,介紹了低噪聲放大器和混頻器的基本原

2、理和主要性能參數(shù),比較了一些常用的經(jīng)典電路結(jié)構(gòu),結(jié)合系統(tǒng)要求設(shè)計出相應(yīng)的電路結(jié)構(gòu):在低噪聲放大器的設(shè)計中,為了避免使用直流負反饋電路,采用了將PMOS晶體管層疊在NMOS晶體管之上的電流復(fù)用技術(shù),同時針對該結(jié)構(gòu)設(shè)計了相應(yīng)的偏置電路;改進電容耦合結(jié)構(gòu),以增大低噪聲放大器的等效輸入跨導(dǎo),提高電路的噪聲性能;在混頻器的設(shè)計過程中,首先針對低噪聲放大器增益不足的現(xiàn)象,添加了一級放大電路,同時結(jié)合折疊設(shè)計方法,將該級放大電路與混頻器的跨導(dǎo)級設(shè)計在

3、同一支路,構(gòu)成電流復(fù)用,達到降低功耗的目的;為了降低混頻器的噪聲系數(shù),采用電流分流技術(shù)以降低流經(jīng)開關(guān)管的電流;在混頻器的輸出端設(shè)計了電阻網(wǎng)絡(luò),控制電路的高低兩種增益模式。
  基于SMIC0.18μm RFCMOS工藝設(shè)計了電路和版圖,并完成相應(yīng)的仿真。仿真結(jié)果顯示:在1.8V的電源電壓下,整個前端電路在高增益模式下可以提供49.7dB的增益,低增益模式為45.03dB,前端電路的噪聲系數(shù)約為6.75dB,三階輸入截斷點ⅡP3約為

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論