2023年全國(guó)碩士研究生考試考研英語(yǔ)一試題真題(含答案詳解+作文范文)_第1頁(yè)
已閱讀1頁(yè),還剩83頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、隨著衛(wèi)星服務(wù)的領(lǐng)域越來(lái)越寬,衛(wèi)星通信的速率和帶寬越來(lái)越大,模式靈活的軟件無(wú)線電通信數(shù)字收發(fā)系統(tǒng),對(duì)處理速度的要求也變得越來(lái)越高。就目前的器件水平而言,必須找到一種能并行多通道處理數(shù)字信號(hào)的方法,以此來(lái)降低對(duì)單路器件的高速率依賴。
  高速信號(hào)處理的基本理論主要包括高速AD采樣的原理、展開(kāi)算法及性質(zhì)等。本文首先討論了高速AD采樣系統(tǒng)的基本原理及影響采樣系統(tǒng)的主要參數(shù)和這些參數(shù)的優(yōu)化方法;接下來(lái)又對(duì)展開(kāi)算法在高速信號(hào)處理系統(tǒng)中的應(yīng)用做

2、了詳細(xì)的討論,并以FIR濾波器為例說(shuō)明了展開(kāi)的具體應(yīng)用。
  高速信號(hào)處理實(shí)際電路包括:①采樣率為1.2Gsps的并行時(shí)間交織ADC采樣系統(tǒng);②基于FPGA的高速數(shù)字信號(hào)處理平臺(tái)。在完成硬件平臺(tái)的設(shè)計(jì)后,本文還對(duì)并行FFT算法和并行FIR濾波器進(jìn)行了MATLAB仿真;并在仿真的基礎(chǔ)上編寫了VerilogHDL代碼,從而完成了在硬件平臺(tái)上并行算法的實(shí)現(xiàn)。
  最后,本文還對(duì)高速信號(hào)處理系統(tǒng)做了MATLAB和Modelsim的聯(lián)

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論