USB接口軟IPCORE代碼設(shè)計及驗證.pdf_第1頁
已閱讀1頁,還剩74頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、USB是英文(Universal Serial Bus)的縮寫,中文就是通用串行總線。USB是Intel聯(lián)合(Microsoft,IBM,康柏,NEC等)七家公司共同推出的總線標準,這是一種速度快、成本低、易于擴展的總線標準,同時也是目前電子產(chǎn)品中應用最為廣泛的接口協(xié)議之一。支持設(shè)備即插即用和熱插拔功能的USB總線標準的出現(xiàn),對于信息產(chǎn)業(yè)和計算機的發(fā)展具有重大意義。鑒于USB廣泛的應用及迅猛的發(fā)展和經(jīng)濟效益,本文設(shè)計了一個USB設(shè)備接口

2、IP核,討論了設(shè)計思想和方法。
  本論文主要討論了USB設(shè)備接口IP核的設(shè)計。根據(jù)復雜數(shù)字邏輯電路和系統(tǒng)設(shè)計思想,為了降低設(shè)計復雜度,經(jīng)過深入研究USB協(xié)議后,決定在設(shè)計中采用自頂向下(Top-Down)的設(shè)計方法;同時該IP核使用VerilogHDL編寫代碼,在設(shè)計中我們把時序邏輯電路和組合邏輯電路分開設(shè)計,這樣能夠使得設(shè)計思路更清晰同時也讓總體結(jié)構(gòu)便于理解;為了使設(shè)計更易于綜合,代碼編寫也必須遵循可綜合風格并且注重跨時鐘域的

3、問題。論文主要包括以下幾個方面:
  1)首先學習和分析 USB協(xié)議,分析協(xié)議標準和數(shù)據(jù)傳輸方式,根據(jù)學習到的協(xié)議內(nèi)容和分析結(jié)果提出基于FPGA的USB設(shè)備接口IP核的總體設(shè)計方案,然后劃分各功能模塊,劃分成五個模塊:UTMI、控制器、物理層、FIFO、存儲器接口和協(xié)議層。設(shè)計方案中最關(guān)鍵的三個模塊是物理層模塊、控制器模塊和協(xié)議層模塊。
  2)用Verilog編寫RTL級代碼,完成各功能模塊的詳細設(shè)計。物理層模塊主要完成采

4、樣異步數(shù)據(jù)流以及分離時鐘和數(shù)據(jù),模擬差分信號和數(shù)字信號的轉(zhuǎn)換;控制器模塊完成USB設(shè)備的數(shù)據(jù)傳輸和枚舉;協(xié)議層模塊功能比較復雜,為了實現(xiàn)復雜的USB協(xié)議,使用了有限狀態(tài)機的設(shè)計方法,協(xié)議層主要完成數(shù)據(jù)的打包和解包等。
  3)用ModelSim SE和QuartusⅡ軟件對USB設(shè)備接口IP核進行綜合仿真,對設(shè)備接口IP在FPGA硬件平臺上進行了驗證。在驗證過程中,使用USB HOUND軟件截取USB總線上的通信數(shù)據(jù),然后對截取數(shù)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論