CMOS圖像傳感器測試平臺的設(shè)計與實現(xiàn).pdf_第1頁
已閱讀1頁,還剩69頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、CMOS圖像傳感器產(chǎn)業(yè)進入快速發(fā)展期,傳感器的測試對于產(chǎn)品的研發(fā)生產(chǎn)至關(guān)重要,而國內(nèi)可借鑒的完整的測試方案極少,國外主流的圖像傳感器測試機成本又極高?;谶@種現(xiàn)狀,本文設(shè)計了一款基于FPGA與USB3.0接口的CMOS圖像傳感器測試平臺。平臺承擔了B1000和B4000兩款CMOS傳感器測試任務(wù),且平臺可擴展性強,并能以較小代價兼容更多未知類型CMOS圖像傳感器。
  系統(tǒng)硬件為插針拼接式結(jié)構(gòu),測試不同的傳感器時更換不同的傳感器圖

2、像采集電路與傳輸主板進行連接。傳輸主板以FPGA作主控,采用DDR2 SDRAM作為高速緩存,采用USB3.0芯片作為數(shù)據(jù)傳輸口。兩個子板接口統(tǒng)一為B4000接口模式,B1000傳感器的傳感器驅(qū)動時序產(chǎn)生以及數(shù)據(jù)接收是在其傳感器采集子板上進行,然后子板主控FPGA模擬B4000接口與主板進行通信。
  系統(tǒng)軟件分三部分:高速傳輸主板FPGA程序,B1000子板FPGA程序和PC端程序。主板程序采用VHDL編寫,涉及PC端指令的解析

3、、高速LVDS數(shù)據(jù)接收和并行化、圖像還原、位寬變換、DDR2 SDRAM驅(qū)動以及USB3.0芯片驅(qū)動;B1000子板采用Verilog HDL編寫,涉及芯片驅(qū)動時序產(chǎn)生以及對B4000圖像格式與控制總線的模擬;PC端程序采用C/C++編寫,采用Cypress官方API實現(xiàn)底層通信,采用MFC類庫進行界面開發(fā)。實現(xiàn)了圖像數(shù)據(jù)的實時接收顯示、傳感器寄存器的讀寫、圖像的導出和回放等功能。
  經(jīng)測試,單獨USB3.0芯片傳輸速率為318

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論