基于FPGA的數(shù)字上變頻器設(shè)計.pdf_第1頁
已閱讀1頁,還剩109頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、軟件無線電思想的出現(xiàn)帶來了發(fā)射機實現(xiàn)方式的革新。隨著近年來軟件無線電理論和應(yīng)用趨于成熟與完善,軟件無線電技術(shù)已經(jīng)被越來越廣泛地應(yīng)用于各種軍用和民用的無線通信系統(tǒng)中。作為軟件無線電發(fā)射機的核心技術(shù)之一,數(shù)字上變頻技術(shù)也得到了越來越普遍的應(yīng)用。
   本文研究基于FPGA的數(shù)字上變頻器的設(shè)計問題。首先介紹了中頻數(shù)字化技術(shù)的理論基礎(chǔ)和理想軟件無線電臺的組成,經(jīng)分析指出目前要實現(xiàn)理想的軟件無線電臺,高速數(shù)字信號處理器(DSP)和高速寬帶

2、數(shù)模轉(zhuǎn)換器(DAC)是瓶頸。作為過渡階段的軟件無線電臺,可以用數(shù)字上變頻器(DUC)來完成中頻部分的處理任務(wù)。然后,通過研究目前國外主流數(shù)字上變頻產(chǎn)品的設(shè)計思想和技術(shù)細節(jié),并根據(jù)FPGA器件的特性,在傳統(tǒng)數(shù)字上變頻結(jié)構(gòu)的基礎(chǔ)上,采用非傳統(tǒng)方式實現(xiàn)其中內(nèi)插濾波器模塊,在設(shè)計時實現(xiàn)時,采用了濾波器的多相結(jié)構(gòu)和分布式算法,并對基本的分布式算法進行了改進,提高了數(shù)字上變頻器的處理速度。最后采用Altera公司的以CycloneⅡ為核心的DE2實

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論