基于DSP的VXI同步數(shù)據(jù)采集模塊研究.pdf_第1頁(yè)
已閱讀1頁(yè),還剩86頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、VXIbus是VMEbus在儀器領(lǐng)域的擴(kuò)展(VMEbus eXtensionsforInstrumentation),是計(jì)算機(jī)操縱的模塊化自動(dòng)測(cè)試儀器系統(tǒng).該文設(shè)計(jì)的VXI同步數(shù)據(jù)采集模塊是一種支持多個(gè)通道以同步的方式對(duì)輸入信號(hào)進(jìn)行實(shí)時(shí)采集、存儲(chǔ)和處理的測(cè)量模塊.在系統(tǒng)設(shè)計(jì)中以VVP(VXIVersatile plug一in)高速儀器內(nèi)部總線平臺(tái)為基礎(chǔ),采用母板一功能模塊的結(jié)構(gòu).VXI同步數(shù)據(jù)采集模塊既可以單模塊工作,也可以多模塊同步工

2、作,實(shí)現(xiàn)了模塊間的靈活組合,能夠以多采樣率進(jìn)行數(shù)據(jù)的同步采集.結(jié)合母板DSP處理器的強(qiáng)大運(yùn)算能力,就構(gòu)成了一個(gè)具有實(shí)時(shí)數(shù)據(jù)同步采集處理功能的自動(dòng)測(cè)試儀器.在電路硬件設(shè)計(jì)中,使用了現(xiàn)場(chǎng)可編程邏輯器件,將模塊接口、數(shù)字邏輯功能都集成到一、兩塊芯片中,簡(jiǎn)化了電路,提高了可靠性.可編程邏輯器件用Verilog硬件描述語(yǔ)言進(jìn)行設(shè)計(jì),并通過(guò)建模、仿真等工作,從功能、時(shí)序上進(jìn)行反復(fù)的驗(yàn)證,確保了設(shè)計(jì)的正確性.電路板設(shè)計(jì)則綜合考慮了數(shù)?;旌螾CB的抗干

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論