2023年全國(guó)碩士研究生考試考研英語(yǔ)一試題真題(含答案詳解+作文范文)_第1頁(yè)
已閱讀1頁(yè),還剩62頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、全光交換是全光通信網(wǎng)絡(luò)的重要發(fā)展方向。隨著大容量、高速率通信網(wǎng)絡(luò)的日益復(fù)雜,新一代大容量、高速率、高效靈活、安全可靠的全光交換網(wǎng)絡(luò)架構(gòu)的研究越來(lái)越受到人們的關(guān)注。其中,全光交換關(guān)鍵技術(shù)與器件的研究與開(kāi)發(fā)對(duì)于全光交換網(wǎng)絡(luò)的實(shí)現(xiàn)具有重大的意義。
  本論文重點(diǎn)研究基于陣列波導(dǎo)光柵(AWG)的全光波長(zhǎng)路由技術(shù),提出了基于周期性陣列波導(dǎo)光柵的多通道光交換方案,利用光開(kāi)關(guān)、光波導(dǎo)陣列、并聯(lián)周期性陣列波導(dǎo)光柵和濾波器等設(shè)計(jì)了一種超大規(guī)模的全光

2、交換系統(tǒng)架構(gòu)。
  為了便于器件集成,選用了全內(nèi)反射型光開(kāi)關(guān)作為選路開(kāi)關(guān)。通過(guò)研究全內(nèi)反射型光開(kāi)關(guān)的原理結(jié)構(gòu),基于恒流驅(qū)動(dòng)芯片設(shè)計(jì)了大規(guī)模光開(kāi)關(guān)驅(qū)動(dòng)控制電路,由于I/O端口需求較大,提出了基于現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)的硬件驅(qū)動(dòng)電路,對(duì)于電路的各個(gè)模塊進(jìn)行了硬件設(shè)計(jì),特別對(duì)PCB的設(shè)計(jì)提出了若干要求,可滿足多個(gè)光開(kāi)關(guān)電流驅(qū)動(dòng)的需求。
  用Verilog硬件描述語(yǔ)言編寫(xiě)了FPGA驅(qū)動(dòng)控制程序,通過(guò)LVDS接口與光收發(fā)模塊匹

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論