基于FPGA的AVS解碼器幀內預測和環(huán)路濾波的研究與設計.pdf_第1頁
已閱讀1頁,還剩81頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、隨著信息技術和數(shù)字信號處理技術的發(fā)展,多媒體視頻壓縮技術的應用得到了快速發(fā)展,視頻圖像壓縮技術也因此收到越來越多的重視。為擺脫對國外標準的依賴,避免H.264等國際標準高昂的專利費用,滿足我國信息產業(yè)發(fā)展的需求,我國自2002年起開始組織相關企業(yè)和科研機構制定我們自己的音視頻壓縮標準AVS。目前AVS已經(jīng)成為音視頻編碼技術的國家標準,且AVS有著高壓縮率、高壓縮質量以及低專利費等優(yōu)勢。論文以AVS中的幀內預測和環(huán)路濾波模塊的FPGA設計

2、與實現(xiàn)為選題,對于推動我國AVS數(shù)字視頻編解碼標準的應用和產業(yè)發(fā)展具有重要的理論意義和實際應用價值。
   本文先簡要介紹了AVS標準和FPGA的基本知識,之后著重對AVS解碼器的幀內預測模塊和環(huán)路濾波模塊的算法和結構進行了深入的研究和探討。對AVS幀內預測算法進行了優(yōu)化設計,為提高硬件資源的可重構性,降低幀內預測的計算復雜度,幀內預測模塊中設計了通用運算單元。設計中采取有效的控制邏輯,對復雜的plane模式進行了預處理。環(huán)路濾

3、波模塊采用5級流水線架構,用改進的邊界濾波順序解決流水線沖突問題,用轉置模塊實現(xiàn)邊界濾波樣本的行列轉置,采用狀態(tài)機進行控制環(huán)路濾波器時序,可以根據(jù)水平濾波、垂直濾波、邊界強度的不同,自動進行處理,從而使得處理過程能夠實現(xiàn)自適應。
   幀內預測模塊和環(huán)路濾波模塊采用自頂向下的設計方法,劃分了子模塊,提出了實現(xiàn)幀內預測模塊和環(huán)路濾波模塊的硬件架構。對以上設計,采用Verilog HDL語言實現(xiàn)它們的RTL級的設計,由開發(fā)環(huán)境Qua

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論