液晶顯示系統(tǒng)時序控制器設(shè)計與實現(xiàn).pdf_第1頁
已閱讀1頁,還剩81頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、隨著平板顯示技術(shù)的不斷成熟和發(fā)展,其應(yīng)用領(lǐng)域逐漸越來越廣,并逐步取代CRT顯示器成為顯示系統(tǒng)中的主流,從而帶動了液晶系統(tǒng)控制IC的發(fā)展。其中,時序控制器作為液晶面板控制IC的核心部分之一,對液晶顯示系統(tǒng)的正常工作起著關(guān)鍵的作用。它接收并處理前級電路的輸出信號,產(chǎn)生正確的控制時序控制液晶面板及系統(tǒng)電路正常工作,起到“溝通”前級電路與液晶面板的作用。本文從介紹時序控制器在液晶顯示系統(tǒng)中的地位與作用入手,在研究液晶顯示的原理和實現(xiàn)的基礎(chǔ)上,采

2、取由上至下(TOP-DOWN)的設(shè)計方法,給出了該時序控制器芯片完整的ASIC設(shè)計流程。該芯片能接收不同制式視頻信號,并實現(xiàn)對不同分辨率及尺寸液晶面板的控制。
   在對國內(nèi)外同類產(chǎn)品進行研究與比較的基礎(chǔ)上,先從理論上給出時序控制器設(shè)計的體系結(jié)構(gòu)劃分,然后根據(jù)不同的應(yīng)用情況,分別對適用于中、小尺寸和大尺寸TFT-LCD系統(tǒng)的時序控制器進行了設(shè)計。其中,本文對適于中、小尺寸LCD系統(tǒng)的時序控制芯片給出了詳細的設(shè)計與實現(xiàn);而因為實驗

3、條件與時間的限制,文章只對應(yīng)用于大尺寸LCD系統(tǒng)的時序控制器進行了設(shè)計原理分析和其中關(guān)鍵技術(shù)的研究,沒有完成最后的實現(xiàn)。
   本文根據(jù)ASIC設(shè)計的標準流程,用Verilog HDL實現(xiàn)了LCD時序控制器芯片設(shè)計,在時序控制器前端設(shè)計完成后,使用Mentor Graphics公司的仿真工具ModelSim(版本6.0)和Synopsys公司的VCS(版本6.0.1)進行了邏輯驗證,并提出FPGA驗證方案、設(shè)計測試PCB,使用X

4、ilinx公司的ISE 6.3i在Xilinx公司xc2s200-pq208-5的FPGA上來進行FPGA實現(xiàn),同時分析了前端驗證結(jié)果。在FPGA驗證結(jié)果良好的基礎(chǔ)上,使用Synopsys公司的Design Compiler(版本X-2005.9)和Prime Time(版本X-2005.9-SP2)對設(shè)計進行了綜合優(yōu)化與靜態(tài)時序分析,并在亞芯微電子有限公司版圖組協(xié)助下對設(shè)計進行了物理實現(xiàn),最終完成整個ASIC設(shè)計流程。通過FPGA驗證

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論