基于定點DSP的AVS編碼算法實現(xiàn)及其優(yōu)化.pdf_第1頁
已閱讀1頁,還剩73頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、AVS標準是我國自主制定的數(shù)字音視頻編解碼技術國家標準,其中第二部分——視頻是為了適應數(shù)字電視廣播、數(shù)字存儲媒體、網絡流媒體、多媒體通信等應用中對運動圖像壓縮技術的需要而制定[1]。本課題針對該部分在DSP平臺上實時實現(xiàn)開展研究。 本文介紹了AVS編碼算法的原理及其核心技術、DM6446芯片的結構特性和功能、DM6446的ARM子系統(tǒng)和視頻子系統(tǒng);特別給出了本人總結的DSP子系統(tǒng)及其指令集的整體描述以及在此基礎上設計的基于定點芯

2、片實現(xiàn)浮點除法的方法;討論了AVS算法幀內編碼原理和該模塊的實現(xiàn)方法以及相關的程序設計;利用線性匯編對AVS算法中過于耗時的函數(shù)進行優(yōu)化,提高幀內編碼的效率等。 本課題研究的主要內容是基于定點DSP TMS320DM6446實現(xiàn)AVS算法,主要完成了以下工作: ①實現(xiàn)了基于該硬件平臺的浮點除法(包括單精度和雙精度),精度與C代碼相當,指令周期分別降低了18.2%(單精度)和39.3%(雙精度); ②基于TMS32

3、0DM6446實現(xiàn)了AVS算法中的2個模塊——幀內編碼模塊,ICT變換、量化和反ICT變換、反量化模塊。包括C代碼實現(xiàn)及其優(yōu)化、線性匯編優(yōu)化等; ③針對AVS算法中耗時較多的函數(shù)如SATD及SAD,ICT變換和逆ICT變換,量化和反量化,1/4像素插值等函數(shù)進行線性匯編優(yōu)化,進一步提高了編碼效率; ④通過合理調整程序結構、合理分配存儲器資源實現(xiàn)了AVS算法的移植。在TMS320DM6446硬件平臺上運行得到QCIF格式、

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論