

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、直接數(shù)字頻率合成DDS( Direct Digital Frequency Synthesizer )技術的發(fā)明和應用是頻率合成領域里的一次革命。隨著數(shù)字電路和微電子技術的發(fā)展,DDS技術日益顯露出它的優(yōu)越性。目前,DDS技術己經在通信、雷達、電子對抗和儀器儀表等領域得到了十分廣泛的應用。直接數(shù)字頻率合成器是一種全數(shù)字化的頻率合成器,由相位累加器、波形存儲器、數(shù)模轉換器和低通濾波器構成。它具有頻率分辨率高、頻率切換速度快、頻率切換時相位
2、連續(xù)等優(yōu)點,但DDS輸出信號雜散較大,這一點限制了它的進一步推廣應用。本課題是基于FPGA為核心實現(xiàn)的。使用Xilinx公司的Spartan-3E系列的XC3S100E,整個系統(tǒng)由Verilog HDL語言編程,開發(fā)軟件為ISE8.2i,DDS頻率分辨率可達0.035Hz。經過仿真分析,證實了所采用的優(yōu)化設計方法對輸出信號數(shù)字譜的改善達到了30dB。本文首先介紹了基于現(xiàn)場可編程門陣列(FPGA )實現(xiàn)DDS技術的意義并介紹了DDS的現(xiàn)狀
3、和發(fā)展;然后介紹了DDS的基本理論,對其輸出信號的頻譜進行了分析,其中重點討論了相位截斷對DDS輸出頻譜的影響并進行了仿真;接著介紹了FPGA的基本結構和開發(fā)流程,對實現(xiàn)DDS各個模塊的設計做了詳細的闡述。本設計中采用三種方法抑制雜散,第一使用改善的Nicholas相位累加器;第二將DDS專用芯片中所使用的幅度表壓縮技術用于實現(xiàn)DDS的設計中,將壓縮比提高到113.7:1,很好的改進了直接數(shù)字頻率合成的雜散抑制性能;第三采用幅度抖動注入
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的L波段低相噪DDS設計.pdf
- 基于FPGA的DDS設計與實現(xiàn).pdf
- 基于FPGA的DDS的研究設計與實現(xiàn).pdf
- 基于DDS和PLL的低相噪頻率合成器的優(yōu)化設計.pdf
- X波段低相噪PDRO的設計與實現(xiàn).pdf
- 4.75ghz低相噪dropll的設計與實現(xiàn)
- 基于fpga的dds仿真與設計
- 基于FPGA的DDS設計.pdf
- 基于fpga的dds設計
- 低相噪LC振蕩器的設計與實現(xiàn).pdf
- 射頻收發(fā)機中低相噪PLL的設計與實現(xiàn).pdf
- 基于FPGA的高精度相位可控DDS的設計與實現(xiàn).pdf
- 低相噪頻率合成模塊的研究與實現(xiàn).pdf
- 基于FPGA和DDS多路信號源的設計與實現(xiàn).pdf
- 多環(huán)路低相噪頻率合成器的設計與實現(xiàn).pdf
- 8GHz低相噪PDRO的分析與實現(xiàn).pdf
- 基于FPGA的視頻信息去噪系統(tǒng)設計與實現(xiàn).pdf
- 基于小波語音去噪的FPGA系統(tǒng)設計與實現(xiàn).pdf
- 低相噪頻率源的研究與設計.pdf
- 寬帶低相噪VCO的設計與制作.pdf
評論
0/150
提交評論