

已閱讀1頁,還剩67頁未讀, 繼續(xù)免費閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領
文檔簡介
1、數(shù)字通信系統(tǒng)中,在實際信道上傳輸數(shù)字信號時,由于信道傳輸特性不理想及噪聲的影響,接收端所收到的數(shù)字信號不可避免地會發(fā)生錯誤。為了減小誤碼率,提高接收質(zhì)量,必須采用差錯控制編碼。對于數(shù)字視頻通信系統(tǒng)這類高碼率,高要求的系統(tǒng),為了提供優(yōu)良的圖象質(zhì)量,采用差錯控制編碼尤為重要。 本文采用的DVB-T系統(tǒng)差錯控制技術(shù)是針對于數(shù)字視頻通信而設計的,提出了糾錯編碼結(jié)合交織技術(shù)的實現(xiàn)方案,即RS(204,188,8)截短碼、卷積交織、卷積碼三
2、種技術(shù)的級聯(lián)。各技術(shù)中的參數(shù)設計為輸入的MPEG-2傳輸流(TS流)提供了便利,在編碼后可以保持傳輸流的幀結(jié)構(gòu)和同步字節(jié)不改變,使接收端的同步捕獲和同步跟蹤成為可能。 本文首先簡要介紹了差錯控制技術(shù),DVB-T系統(tǒng),以及硬件實現(xiàn)所用到的FPGA實現(xiàn)方法。然后分別研究RS碼、卷積交織、卷積碼的編解碼原理,并提出了三類技術(shù)的硬件實現(xiàn)方案。其中,重點論述了RS碼解碼的硬件實現(xiàn)。將RS碼解碼分為四個模塊:伴隨式計算,BM迭代,錢搜索和錯
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- DVB信道編解碼算法研究與FPGA實現(xiàn).pdf
- DVB-T系統(tǒng)信道內(nèi)碼解碼的FPGA設計.pdf
- 基于FPGA信道編解碼算法的實現(xiàn).pdf
- DVB系統(tǒng)信道編解碼的研究實現(xiàn).pdf
- DVB--S信道解碼及FPGA實現(xiàn).pdf
- DVB-T系統(tǒng)信道估計算法的研究.pdf
- DVB-T發(fā)端信道模型的硬件實現(xiàn).pdf
- DVB-T中的FFT設計實現(xiàn)與信道估計算法.pdf
- DVB-T發(fā)端基帶處理的FPGA實現(xiàn).pdf
- DVB-T系統(tǒng)中內(nèi)編-解碼模塊的軟件仿真與FPGA實現(xiàn).pdf
- 數(shù)字集群系統(tǒng)信道編解碼算法研究與FPGA實現(xiàn).pdf
- 基于DVB-T的Turbo碼解碼仿真與實現(xiàn).pdf
- DVB-T編碼調(diào)制的仿真和FPGA實現(xiàn).pdf
- DVB-T中外編譯碼算法研究與實現(xiàn).pdf
- DVB-T系統(tǒng)信道編碼和調(diào)制的實現(xiàn).pdf
- DVB-T系統(tǒng)中的OFDM設計及其FPGA實現(xiàn).pdf
- MELP算法參數(shù)編解碼模塊FPGA實現(xiàn)研究.pdf
- DVB-T系統(tǒng)中MPEG-2編解碼的方案設計與應用.pdf
- DVB-T中內(nèi)碼解碼的研究與設計.pdf
- DVB-T信道解調(diào)器同步模塊設計與實現(xiàn).pdf
評論
0/150
提交評論