已閱讀1頁,還剩89頁未讀, 繼續(xù)免費閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、近年來,雷達信號模擬器的研究已成為現(xiàn)代電子對抗技術(shù)領(lǐng)域中研究熱點之一。本文基于某雷達信號模擬測試系統(tǒng)的技術(shù)要求,采用組合頻率合成技術(shù)研制了一種8~16GHz寬帶跳頻源。頻率合成器是決定移動通信、雷達和電子對抗等電子系統(tǒng)性能的關(guān)鍵設(shè)備。目前,寬帶、捷變頻、低雜散、低相噪技術(shù)與電磁兼容設(shè)計及直接數(shù)字頻率合成(DDS)技術(shù)是頻率合成技術(shù)的研究主題。
本文對DDS、PLL和直接模擬合成等三種頻率合成技術(shù)特點進行深入的分析,然后詳細
2、探討了DDS+PLL技術(shù)的4種組合方案。針對系統(tǒng)指標(biāo)要求,采用了DDS+PLL環(huán)外混頻和多本振帶寬擴展的技術(shù)方案。該方案將DDS的高頻率分辨率、快速跳頻特點與PLL的寬頻帶、頻譜純度高等優(yōu)點較好地結(jié)合起來,降低了頻率合成器的電路復(fù)雜性。在具體的電路設(shè)計中,本文對電路間的信號隔離方面做了一定研究分析,改進了系統(tǒng)雜散性能。
系統(tǒng)實現(xiàn)了輸出頻率帶寬為8~16GHz,頻率步進為5MHz,共有1601個輸出頻點。測試結(jié)果表明:相位噪
最新文檔
- 寬帶跳頻源設(shè)計.pdf
- 基于鎖相環(huán)的8GHz跳頻源設(shè)計.pdf
- 8GHz-16GHz小型寬帶頻率合成器的設(shè)計與實現(xiàn).pdf
- 4~8GHz寬帶DDS鎖相掃頻源的研制.pdf
- 2~7GHz寬帶YTO掃頻源的設(shè)計.pdf
- 基于RS碼寬間隔跳頻序列設(shè)計與跳頻源的FPGA實現(xiàn).pdf
- 高速寬帶跳頻系統(tǒng)基帶處理模塊的設(shè)計與實現(xiàn).pdf
- 8~16GHz的寬帶無源倍頻器MMIC的研究.pdf
- 微波跳頻源及點頻源的設(shè)計.pdf
- S波段寬帶高性能跳頻源的研制.pdf
- Ku波段寬帶低噪聲雷達跳頻源的研制.pdf
- XX型微型低功耗高速跳頻源的設(shè)計與實現(xiàn).pdf
- Ku波段跳頻源的設(shè)計.pdf
- X、Ku波段寬帶低噪聲雷達跳頻源的研制.pdf
- 基于雙跳頻圖案同步法的高速跳頻系統(tǒng)設(shè)計與實現(xiàn).pdf
- 寬帶跳頻接收機.pdf
- 8~18GHz寬帶微波頻率源模塊研究.pdf
- S波段快速跳頻源設(shè)計.pdf
- 跳頻電臺關(guān)鍵電路的設(shè)計與實現(xiàn).pdf
- 高速寬帶跳頻系統(tǒng)的基帶處理單元設(shè)計.pdf
評論
0/150
提交評論