NiosⅡ在雷達(dá)信號處理系統(tǒng)中的應(yīng)用.pdf_第1頁
已閱讀1頁,還剩80頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、雷達(dá)信號處理系統(tǒng)是雷達(dá)系統(tǒng)的重要組成部分,傳統(tǒng)采用DSP+FPGA的方式來實(shí)現(xiàn)。但是隨著大規(guī)模集成電路設(shè)計技術(shù)的進(jìn)步和制造工藝水平的提高,單個芯片上的邏輯門數(shù)的增加,F(xiàn)PGA的功能和處理能力越來越強(qiáng),特別是由于近年來SOPC技術(shù)的發(fā)展,通過在FPGA中嵌入處理器,使得系統(tǒng)不僅具有FPGA的快速邏輯,同時還具有靈活性和可裁剪性的特點(diǎn)。單片完成系統(tǒng)級的集成已成為可能。本文提出將Nios Ⅱ軟核嵌入式處理器應(yīng)用于雷達(dá)信號處理系統(tǒng),使得信號處理

2、和系統(tǒng)控制能夠集成單片完成,真正實(shí)現(xiàn)了SOPC。 本文首先介紹了嵌入式系統(tǒng)和SOPC技術(shù)的發(fā)展?fàn)顩r,研究了Nios Ⅱ處理器的結(jié)構(gòu)和特點(diǎn):接著針對雷達(dá)信號處理系統(tǒng)的信號處理和系統(tǒng)控制兩個部分,在Nios Ⅱ處理器中添加兩個CPU核(Core 1和Core 2)。主要的信號處理模塊:數(shù)字下變頻、脈沖壓縮、動目標(biāo)檢測(MTD)、恒虛警(CFAR)等,在Nios Ⅱ處理器的Core 1中完成;系統(tǒng)和外設(shè)控制模塊:鍵盤顯示模塊、通用異步

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論