2023年全國(guó)碩士研究生考試考研英語(yǔ)一試題真題(含答案詳解+作文范文)_第1頁(yè)
已閱讀1頁(yè),還剩75頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、本文所設(shè)計(jì)的地震動(dòng)信號(hào)采集與處理系統(tǒng)可以對(duì)地面運(yùn)動(dòng)目標(biāo)進(jìn)行分類識(shí)別。本系統(tǒng)主要由有三大部分組成:地震動(dòng)信號(hào)采集系統(tǒng)、信號(hào)遠(yuǎn)程傳輸系統(tǒng)、信號(hào)處理與監(jiān)視系統(tǒng)。 采用Altera公司的現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)作為地震動(dòng)信號(hào)采集系統(tǒng)的核心。為了實(shí)現(xiàn)采集系統(tǒng)的功能,本文進(jìn)行了硬件和軟件設(shè)計(jì)。硬件方面主要進(jìn)行了信號(hào)調(diào)理電路、A/D轉(zhuǎn)換電路、FPGA外圍電路、電平轉(zhuǎn)換電路、電源管理電路的設(shè)計(jì)。數(shù)據(jù)采集系統(tǒng)軟件部分設(shè)計(jì)嚴(yán)格遵循FPGA的軟件

2、設(shè)計(jì)原則與流程,將系統(tǒng)根據(jù)要實(shí)現(xiàn)的功能細(xì)分為以下五個(gè)子模塊:主程序模塊、系統(tǒng)調(diào)試模塊、時(shí)鐘分頻模塊、數(shù)據(jù)采集變換模塊、UART模塊。各模塊采用Verilog HDL語(yǔ)言進(jìn)行編寫(xiě)。并通過(guò)仿真對(duì)系統(tǒng)功能進(jìn)行了驗(yàn)證,達(dá)到了提高系統(tǒng)性能的要求。 RS485是一種具有高抗干擾能力、適合遠(yuǎn)距離的通信方式。系統(tǒng)采用自制的RS485/RS232轉(zhuǎn)換器實(shí)現(xiàn)了信號(hào)采集板與PC機(jī)之間的高速、遠(yuǎn)距離、高可靠通信。文中詳細(xì)敘述了RS485/RS232轉(zhuǎn)換

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論