版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、目前,兼容PAL信號數(shù)字電視廣泛采用PAL→VGA轉(zhuǎn)換器來顯示圖像,在一些特殊情況下,由非標(biāo)準(zhǔn)PAL的CCD捕獲得圖像是不能夠用上述轉(zhuǎn)換器進行圖像顯示的。本課題基于SHARP公司的非標(biāo)準(zhǔn)PALCCDRJ2461捕捉的752×585@50Hz活動圖像,進行VGA顯示轉(zhuǎn)換,使得顯示器點對點地顯示CCD上每一個像素,這種技術(shù)在指紋識別,高要求監(jiān)控系統(tǒng)中有廣泛的應(yīng)用;文中采用了XILINX的SpartanⅡ系列XC2S300E芯片實現(xiàn)了非標(biāo)準(zhǔn)P
2、AL→VGA轉(zhuǎn)換器的設(shè)計,為今后設(shè)計大規(guī)模的集成電路提供可直接利用的IP核。 本文針對以下三個方面進行研究并取得一定的成果: (一)單SDRAM控制器的設(shè)計實現(xiàn) 首先對于這種實時的單位帶寬內(nèi)數(shù)據(jù)量大的特點選擇了SDRAM,在對SDRAM特性的熟悉之后,設(shè)計了基于FPGA的單SDRAM控制器,在仿真正確后,下載到自己設(shè)計的硬件電路上進行調(diào)試,通過不斷修正參數(shù),改變延時等方法最終實現(xiàn)了單SDRAM控制器的設(shè)計;這樣為
3、下面雙SDRAM控制器的設(shè)計做一個堅實的基礎(chǔ),同時也總結(jié)一些關(guān)鍵的調(diào)試經(jīng)驗,試驗證明這是比較合理的設(shè)計思路,節(jié)約了設(shè)計時間。 (二)雙SDRAM主控制器的切換機制與讀、寫FIFO模塊的協(xié)調(diào) 文中設(shè)計了兩個FIFO模塊,前一個FIFO用來接收傳過來的非標(biāo)準(zhǔn)PAL信號數(shù)據(jù),以一定的規(guī)律放到外部的SDRAM存儲器中,前面DSP的輸出像素時鐘作為它的寫入時鐘;而后一個FIFO用來接收從SDRAM中讀出的數(shù)據(jù),且以特定的時鐘用來產(chǎn)
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的數(shù)字信號發(fā)生器設(shè)計.docx
- 基于FPGA的數(shù)字信號發(fā)生器.pdf
- 基于FPGA與DSP的數(shù)字信號發(fā)生器設(shè)計.pdf
- 基于FPGA的電磁流量計信號轉(zhuǎn)換器硬件設(shè)計與開發(fā).pdf
- 基于FPGA的PAL-XGA圖像轉(zhuǎn)換控制器設(shè)計.pdf
- 基于FPGA的硅陀螺數(shù)字信號處理平臺設(shè)計.pdf
- dvi-d轉(zhuǎn)vga轉(zhuǎn)換器
- 基于FPGA的中頻數(shù)字信號處理.pdf
- 基于fpga的dds數(shù)字信號源的設(shè)計開題報告
- 基于FPGA的超高清視頻格式轉(zhuǎn)換器設(shè)計.pdf
- 基于FPGA的∑-△數(shù)模轉(zhuǎn)換器的設(shè)計與實現(xiàn).pdf
- 基于FPGA的TV-VGA視頻轉(zhuǎn)換控制器的設(shè)計與實現(xiàn).pdf
- 數(shù)字信號發(fā)生器畢業(yè)設(shè)計--基于單片機的數(shù)字信號發(fā)生器設(shè)計
- 基于DSP的數(shù)字信號發(fā)生器設(shè)計.pdf
- 數(shù)字?jǐn)?shù)字信號處理課程設(shè)計--基于da轉(zhuǎn)換的信號發(fā)生與分析
- 基于ARM+FPGA協(xié)議轉(zhuǎn)換器的設(shè)計與實現(xiàn).pdf
- 基于FPGA的100Gbps光傳輸數(shù)字信號處理器驗證平臺設(shè)計.pdf
- 基于FPGA的視頻同步格式轉(zhuǎn)換器的設(shè)計與實現(xiàn).pdf
- 基于FPGA的USB-GPIB協(xié)議轉(zhuǎn)換器的設(shè)計研究.pdf
- 數(shù)字信號 外文翻譯 -- 基于fpga的cordic算法綜述
評論
0/150
提交評論