2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩3頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、武漢軟件工程職業(yè)學(xué)院 武漢軟件工程職業(yè)學(xué)院自制 自制 EDA 開發(fā)板 開發(fā)板方案電子信息與自動化工程系 電子信息與自動化工程系有深入學(xué)習(xí)的同學(xué)來說,EDA 實驗就是很好的學(xué)習(xí)機會,在實踐中可以更好的學(xué)習(xí) EDA 技術(shù)。所以從實際出發(fā),設(shè)計出的一款成本底,功能全,符合學(xué)生自主創(chuàng)新學(xué)習(xí)模式需求的 FPGA 實驗板,并開發(fā)出一系列實驗。其目的就是在教師的引導(dǎo)下,學(xué)生主動參與,自主構(gòu)建,創(chuàng)造性地獲取知識,發(fā)展創(chuàng)新精神,形成創(chuàng)新能力的學(xué)習(xí)活動。二

2、、EDA 開發(fā)板特色及硬件配置本開發(fā)板支持硬件描述語言 VHDL/Verilog-HDL 的開發(fā)與設(shè)計,支持NIOSII 系統(tǒng)的開發(fā)與設(shè)計。具有豐富的外圍接口模塊供用戶組合使用,提供接口豐富的擴(kuò)展板,針對音頻,視頻,網(wǎng)絡(luò)和無線等應(yīng)用提供參考設(shè)計,可獨立/或用戶量身定制擴(kuò)展板,滿足各種特定應(yīng)用。其核心板 EP1C12 采用 6 層 PCB 設(shè)計,系統(tǒng)穩(wěn)定。主芯片為 EP1C12 F324C8 Cyclone FPGA,配有 4 Mbits

3、 的 EPCS4 配置芯片、1 Mbytes SRAM、2 Mbytes NOR Flash ROM、4 個用戶自定義按鍵、4 個用戶自定義 LED、1 個七段碼 LED、標(biāo)準(zhǔn) AS 編程接口和 JTAG 調(diào)試接口、50MHz 高精度時鐘源、三個標(biāo)準(zhǔn) 2.54mm 擴(kuò)展供用戶擴(kuò)展、系統(tǒng)上電復(fù)位電路、支持+5V 直接輸入和板上電源管理等。FPGA 開發(fā)板配有 1602 點陣式字符 LCD、RTC 實時時鐘、1×256 色 VGA

4、接口、1×RS232 串行接口、1×USB 接口(PDIUSBD12) 、SPI/IIS AUDIO CODEC 接口、1 個音頻喇叭輸出模塊、2×PS2 鍵盤/鼠標(biāo)接口、1×SDCard 接口,支持 SD/MMC 卡、12 BIT 串行 ADC/DAC(SPI) 、IIC 接口 EEPROM、1-Wire 1 線數(shù)字溫度傳感器、8×七段碼管 LED 顯示、16×自定義 L

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論