版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、函數(shù)信號發(fā)生器的設計 函數(shù)信號發(fā)生器的設計摘 要函數(shù)信號發(fā)生器以單片機(AT89C51)為中心控制系統(tǒng),由晶體振蕩電路、地址產(chǎn)生電路(直接數(shù)字頻率合成 DDS)、波形產(chǎn)生電路、控制電路及串行通訊電路組成。采用了直接數(shù)字頻率合成技術,較大幅度的提高了輸出波形的頻率;可滿足輸出頻率 1Hz-10MHz 的變化范圍。波形數(shù)據(jù)的存儲采用雙端口RAM,使波形數(shù)據(jù)的輸入輸出相對獨立,避免了系統(tǒng)總線隔離,使系統(tǒng)簡單可靠。采用串行通訊電路可以直接方便
2、的通過上位機改變波形的頻率,確定輸出波形的類型。關鍵詞:函數(shù)信號發(fā)生器,AT89C51,DDS,直接數(shù)字頻率合成目錄 目錄摘 要...........................................................- 1 -Abstract........................................................- 2 - 第 1 章 緒 論............
3、.......................................- 4 -1.1 課題的提出 ..............................................- 4 - 1.2 本課題的主要工作.........................................- 4 -1.3 設計要求 ...............................................
4、.- 5 -第 2 章 信號發(fā)生器的相關知識....................................- 6 -2.1 DDS 的原理...............................................- 6 -2 .2 相位累加器的邏輯設計....................................- 6 - 2.3 DDS 性能特點........................
5、.....................- 7 -2.4 AD9850 芯片簡介..........................................- 8 -2.4.1 AD9850 的主要性能指標 ..............................- 8 -2.4.2 AD9850 功能簡介 ....................................- 9 -2.5 AT89C51 簡介..
6、.........................................- 10 -2.5.1 管腳說明 ..........................................- 10 -第 3 章 硬件電路設計...........................................- 12 -3.1 系統(tǒng)硬件電路設計原則....................................-
7、12 -3.2 系統(tǒng)硬件電路基本組成....................................- 12 - 3.3 系統(tǒng)總體硬件框圖 .......................................- 13 -3.4 鍵盤與顯示電路..........................................- 14 -3.4.1 矩陣鍵盤 ...............................
8、...........- 14 -3.4.2 數(shù)碼管顯示 ........................................- 15 -3.5 幅度調節(jié) ...............................................- 16 -3.6 AD9850 外圍電路設計.....................................- 16 -3.6.1 晶振的選擇............
9、............................- 16 - 3.6.2 AD9850 與單片機接口電路 ...........................- 16 -3.6.3 濾波電路..........................................- 17 -3.6.4 輸出接口電路設計..................................- 19 -第 4 章 基于 DDS 的函數(shù)信
10、號源軟件設計...........................- 22 -4.1 軟件總體流程 ...........................................- 22 - 4.2 AD9850 控制字...........................................- 23 -4.3 系統(tǒng)初始化 .............................................-
11、24 - 4.4 鍵盤掃描及按鍵識別子程序 ...............................- 26 -4.5 顯示模塊程序............................................- 30 -第 5 章 總結...................................................- 31 -參考文獻...............................
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于dds函數(shù)信號發(fā)生器
- 基于dds的數(shù)字式函數(shù)信號發(fā)生器設計
- 基于SOPC的DDS函數(shù)信號發(fā)生器的設計.pdf
- 基于DDS的高頻函數(shù)信號發(fā)生器設計與實現(xiàn).pdf
- 基于fpga的dds信號發(fā)生器設計
- 基于DDS的函數(shù)發(fā)生器的設計.pdf
- 函數(shù)信號發(fā)生器課程設計--基于labview的函數(shù)信號發(fā)生器的設計
- 基于fpga的dds信號發(fā)生器設計開題
- 基于DDS的實用信號發(fā)生器設計.pdf
- 基于DDS的信號波形發(fā)生器設計.pdf
- DDS信號發(fā)生器的設計.pdf
- 基于DDS技術的信號發(fā)生器設計.pdf
- 基于DDS的任意信號發(fā)生器設計.pdf
- 基于dds的函數(shù)發(fā)生器畢業(yè)設計論文
- 基于DDS技術的函數(shù)波形發(fā)生器設計.pdf
- 基于dds信號發(fā)生器畢業(yè)設計論文
- 基于dds的幅度調制am信號發(fā)生器設計
- 基于DDS信號發(fā)生器的研究和設計.pdf
- 基于fpga的dds信號發(fā)生器設計【開題報告】
- 信號發(fā)生器課程設計----函數(shù)信號發(fā)生器
評論
0/150
提交評論