基于FPGA的存儲控制器及相關系統(tǒng)設計技術研究.pdf_第1頁
已閱讀1頁,還剩84頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、隨著信息社會的發(fā)展,數(shù)據(jù)量呈爆炸式增長,因而對存儲系統(tǒng)性能提出了更高的要求。傳統(tǒng)固態(tài)硬盤(SSD)采用的SATA、SAS等接口已經(jīng)逐漸落后于高速增長的硬盤帶寬,成為高帶寬、大容量數(shù)據(jù)存儲系統(tǒng)發(fā)展的瓶頸。基于PCIe接口的SSD以其高性能和低功耗的特性得到了更多的青睞。
  本文完成了基于FPGA的大容量存儲模塊硬件電路的設計,同時探討了如何利用FPGA豐富的邏輯資源來實現(xiàn)NVMe協(xié)議,并且將數(shù)據(jù)以RAID0方式實時寫入SSD陣列,

2、使CPU能通過PCIe接口訪問固態(tài)存儲系統(tǒng)。在FPGA邏輯設計過程中,本文根據(jù)NVMe協(xié)議的特征和實現(xiàn)過程設計了基于全交換互連結構IP核的FPGA工程架構,研究了基于AXI4總線協(xié)議的自定義IP核,實現(xiàn)對PCIe總線數(shù)據(jù)的接收、解析、緩存、發(fā)送等功能。
  經(jīng)實驗驗證,利用FPGA基于NVMe協(xié)議來實現(xiàn)RAID0存儲構架,方案明確、設計合理,能滿足較高的系統(tǒng)數(shù)據(jù)吞吐與處理要求。實際寫速率達到5.12GB/s,讀速率達到5.4GB/

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論