2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩81頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、現(xiàn)場可編程門陣列(FPGA)近年來發(fā)展迅速,具有開發(fā)效率高、成本低、技術維護簡單、可靠性好等優(yōu)點,特別是隨著基于IP核的開發(fā)技術的迅速發(fā)展,嵌入式微處理器、高速DSP算法等以IP核的形式嵌入到FPGA中,使其能夠在信息與通信、自動控制、數(shù)字圖像處理等領域得到越來越廣泛的應用。本課題來源于實際研發(fā)項目《數(shù)字圖像處理系統(tǒng)》,研制了基于FPGA的數(shù)字圖像處理系統(tǒng),以實現(xiàn)對水下移動目標的捕獲和跟蹤。該圖像處理系統(tǒng)分為上位機和下位機兩個部分,上位

2、機部分主要完成對下位機的控制和圖像的采集及存儲,下位機部分主要完成圖像的獲取、圖像處理算法的執(zhí)行以及圖像的上傳。本論文主要介紹了該系統(tǒng)的下位機設計,對系統(tǒng)總體功能及方案設計、下位機硬件和軟件設計及其實現(xiàn)分別進行了闡述。
   下位機部分是圍繞著FPGA來設計的。對于硬件設計,采用LVDS作為高速數(shù)據(jù)傳輸接口,最大可支持64比特的圖像寬度;采用RS-422作為命令傳輸接口,完成與上位機的通信;采用DDR2內(nèi)存模組,作為圖像處理算法

3、的緩存之用;采用大容量數(shù)據(jù)存儲芯片XCF128X作為配置器件,存儲FPGA程序流。對于軟件設計,圖像處理算法的執(zhí)行是下位機軟件的關鍵,采用Xilinx嵌入式開發(fā)工具EDK實現(xiàn),以MicroBlaze軟處理器核為核心,以中斷控制器、串口通信、多端口內(nèi)存控制器等為外設,實現(xiàn)捕獲和跟蹤算法。另外,為了使上位機采集卡順利地采集和顯示圖像,還需利用FIFO對處理后的圖像數(shù)據(jù)配合像素同步、行同步和幀同步信號傳輸給上位機。
   設計完成后,

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論