2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩55頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、本文完成了函數(shù)信號發(fā)生器的設計,設計過程利用了多種設計方法和開發(fā)環(huán)境,克服了傳統(tǒng)方法的缺點,使得設計過程更加高效、便捷。本文采用直接數(shù)字頻率合成技術,以FPGA(現(xiàn)成可編程門陣列)為硬件基礎,通過基于FPGA的現(xiàn)代DSP系統(tǒng)設計方法完成了信號發(fā)生器的核心模塊,并利用基于NiosⅡ軟核的SOPC系統(tǒng)設計方法完成了整個項目的軟硬件設計。
   論文首先概述了信號發(fā)生器的研究背景及DDS原理,然后著重介紹了DDS模塊的設計,信號發(fā)生器

2、的核心是DDS模塊,論文根據(jù)DDS原理,在Matlab/Simulink環(huán)境下對DDS信號發(fā)生模塊進行了設計和仿真,再配合DSPBuilder中的編譯功能使圖形化建立的模塊轉(zhuǎn)換成為可以在QuartusⅡ軟件中可以使用的VHDL文件,并最終在QuartusⅡ環(huán)境中生成符號,從而實現(xiàn)設計模塊在FPGA上的實體化,使之成為整個NiosⅡ系統(tǒng)的一個模塊。該DDS模塊可生成多種信號波形,實驗結果表明,通過控制該模塊可實現(xiàn)基本波形及調(diào)制波形的產(chǎn)生,

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論