1GSa-s數(shù)據(jù)采集卡研制.pdf_第1頁(yè)
已閱讀1頁(yè),還剩68頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、高速數(shù)據(jù)采集廣泛應(yīng)用于通信、雷達(dá)、測(cè)試儀器等領(lǐng)域。目前國(guó)內(nèi)相對(duì)于國(guó)外在采樣率、帶寬、性能等方面還存在較大差距,針對(duì)這一現(xiàn)狀,以及國(guó)防武器裝備對(duì)高速數(shù)據(jù)采集的實(shí)際需求,本課題對(duì)高速數(shù)據(jù)采集的理論及應(yīng)用進(jìn)行深入研究,本論文的研究工作主要包括三方面:
  首先,在對(duì)高速數(shù)據(jù)采集卡指標(biāo)進(jìn)行分析的基礎(chǔ)上,給出了1GSPS數(shù)據(jù)采集卡的設(shè)計(jì)方案,論述了硬件電路各個(gè)部分的實(shí)現(xiàn)方法,對(duì)關(guān)鍵芯片的選型及相應(yīng)的控制邏輯,給出了較為詳細(xì)的論述。本設(shè)計(jì)中F

2、PGA作為主控器,對(duì)各個(gè)模塊實(shí)現(xiàn)控制,同時(shí)實(shí)現(xiàn)接口電路。文中硬件設(shè)計(jì)部分給出FPGA作為主控制器的控制邏輯及時(shí)序狀態(tài)圖,軟件部分介紹了上位機(jī)向數(shù)據(jù)采集卡發(fā)送命令、讀寫數(shù)據(jù)的控制流程。
  其次,針對(duì)高速數(shù)模混合電路中存在的數(shù)字信號(hào)對(duì)模擬信號(hào)干擾問(wèn)題,本課題研究了使用HFSS全三維電磁場(chǎng)仿真優(yōu)化PCB布局布線、地平面分割的方法,提高了ADC的有效位數(shù)。論文詳細(xì)說(shuō)明了使用HFSS仿真優(yōu)化數(shù)據(jù)采集卡布局布線及地平面分割的流程,并在實(shí)際電

3、路板上給出了選擇性驗(yàn)證。
  第三,本文對(duì)并行采樣的ADC失配誤差進(jìn)行了分析和研究,并給出了修正通道間失配的方法。對(duì)于非均勻采樣失配,調(diào)整采樣時(shí)鐘相位可減小誤差,本文使用的調(diào)整方法可使時(shí)鐘調(diào)整分辨率達(dá)到10ps以下。另外,本文研究了模擬帶寬增強(qiáng)技術(shù)和波形重建技術(shù),用來(lái)改善高速數(shù)據(jù)采集卡的頻率響應(yīng)不平坦問(wèn)題、以及采樣率有限帶來(lái)的波形失真問(wèn)題,有效提高了數(shù)據(jù)采集卡的性能。
  本文最后給出了數(shù)據(jù)采集卡的測(cè)試及性能分析。測(cè)試分析結(jié)

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論