雷達中頻數字接收與脈沖壓縮模塊實現技術.pdf_第1頁
已閱讀1頁,還剩80頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、隨著對信號處理速度、精度要求的不斷提高,雷達信號接收機及處理機的中頻數字化系統(tǒng)備受重視。中頻數字接收及信號處理系統(tǒng)采用數字信號處理算法,使用易于實現算法的可編程邏輯器件或專用的ASIC芯片,與模擬系統(tǒng)相比具有體積小、重量輕、造價低、結構簡單、易模塊化、系統(tǒng)配置更新快、維護升級方便等諸多優(yōu)點。信號處理系統(tǒng)的中頻數字化是當前國內外通信、雷達發(fā)展總的趨勢,傳統(tǒng)的模擬接收機已經逐漸被數字接收機代替,因此,中頻數字接收機的應用前景非常廣闊。

2、 近年來從改進雷達體制方面來擴大作用距離和提高距離分辨力方面已有很大進展,特別是脈沖壓縮(PC)體制雷達,它很好的解決了雷達作用距離和距離分辨力之間的矛盾,得到了廣泛的應用。本文從數字中頻接收和脈沖壓縮的理論出發(fā),完成了雷達對脈沖信號回波的中頻數字接收以及脈沖壓縮處理模塊的設計實現。在以A/D轉換器,FPGA和DSP為硬件平臺的基礎上實現了雷達回波信號(線性調頻信號)的中頻數字接收和頻域脈沖壓縮。 本文的主要工作包括:

3、 1.完成了雷達中頻數字接收和脈沖壓縮模塊實現的方案設計,選擇了A/D(AD6645)+FPGA(EP2C35)+DSP(ADSP-TS201)的實現方式。 2.根據系統(tǒng)方案選定器件,采用Capture和PowerPCB分別完成了硬件電路的原理圖設計和PCB設計。 3.完成了各模塊的硬件調試和軟件編程,實現了各模塊的功能。包括A/D轉換器的調試,基于FPGA的數字下變頻的實現和I/Q數據的乒乓存儲,基于ADSP-TS20

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論