版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、分類號密級UDC編號桂林電子科技大學碩士學位論文題目題目基于MBOKTHUWB收發(fā)基帶處理的FPGA設(shè)計(英文英文)FPGAdesignofMBOKTHUWBTransceiverbasebprocess研究生姓名:楊建光指導(dǎo)教師姓名、職務(wù)指導(dǎo)教師姓名、職務(wù):王玫教授申請學位門類:工學碩士學科、???、專業(yè):通信與信息系統(tǒng)提交論文日期:2007年4月論文答辯日期:2007年6月2007年6月6日萬方數(shù)據(jù)基于MBOKTHUWB收發(fā)基帶處理的
2、FPGA設(shè)計I摘要超寬帶無線通信(UltraWideb)憑借其極高的數(shù)據(jù)傳輸速率、較少的功率消耗和強大的抗多徑干擾等優(yōu)點,己成為當今短距離無線通信領(lǐng)域研究和開發(fā)的一個熱點。本文在深入研究超寬帶系統(tǒng)理論及其方案實現(xiàn)的基礎(chǔ)上,結(jié)合MBOK擴頻方式和TH的特點,提出一種基于MBOKTHUWB高速點對點無線通信系統(tǒng)的FPGA實現(xiàn)方案,在QuartusII6.0下完成基于MBOKTHUWB收發(fā)基帶處理的VHDL建模與時序仿真。本文的創(chuàng)新點如下:1
3、、在研究MBOK擴頻調(diào)制和TH的基礎(chǔ)上,提出一種基于MBOKTHUWB高速點對點的無線通信系統(tǒng)的數(shù)字化實現(xiàn)方案,通過對信息數(shù)據(jù)的合理編碼既提高了傳輸速率又節(jié)省了頻帶。根據(jù)系統(tǒng)設(shè)計方案,選擇相應(yīng)的FPGA芯片及延遲器件,并通過仿真、試驗,驗證所選器件的信號處理速度、延遲時間等關(guān)鍵參數(shù)符合系統(tǒng)設(shè)計的要求。2、設(shè)計一種基于MBOKTHUWB通信系統(tǒng)的數(shù)字化實現(xiàn)框圖,利用VHDL在QuartusII6.0下對收發(fā)信機的數(shù)字電路實現(xiàn)進行模塊化設(shè)計
4、,在具體設(shè)計過程中改進了MBOK擴頻調(diào)制方式數(shù)字化實現(xiàn)方案,避免兩路異或操作中產(chǎn)生信號不同步的現(xiàn)象;同時設(shè)計出一種適合MBOKTHUWB通信的幀頭、導(dǎo)頻序列的插入方式。并實現(xiàn)一種參數(shù)化的具有前后方保護電路的幀同步捕獲方案,由MBOKTH擴頻調(diào)制基帶電路試驗結(jié)果,驗證此方案的可行性。3、基于對DS102050延遲模塊、能量積分檢測模塊等電路性能的實測結(jié)果,針對室內(nèi)多徑環(huán)境和高速通信UWB系統(tǒng)的脈沖信號特點,設(shè)計出一種新穎、實用的多路并行同
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于MBOK-TH UWB收發(fā)基帶處理的FPGA設(shè)計.pdf
- 沖激UWB收發(fā)基帶處理單元的FPGA設(shè)計.pdf
- 基于FPGA的收發(fā)信機中頻及基帶設(shè)計.pdf
- 基于FPGA的MBC系統(tǒng)基帶收發(fā)機的設(shè)計與實現(xiàn).pdf
- 基于FPGA的AIS基帶數(shù)據(jù)處理芯片設(shè)計.pdf
- 基于FPGA的數(shù)據(jù)傳輸系統(tǒng)基帶處理單元的設(shè)計.pdf
- 基于FPGA的列車擴頻通信基帶處理器設(shè)計.pdf
- 基于FPGA的北斗接收機基帶處理設(shè)計與仿真.pdf
- JTIDS基帶數(shù)據(jù)處理模塊的FPGA設(shè)計.pdf
- 基于fpga數(shù)字基帶信號設(shè)計
- OFDM基帶收發(fā)系統(tǒng)研究與FPGA硬件實現(xiàn).pdf
- 基于802.11a的ofdm基帶發(fā)送處理系統(tǒng)設(shè)計與fpga實現(xiàn)
- 基于FPGA的UHF多協(xié)議RFID基帶信號處理.pdf
- 基于FPGA的數(shù)字收發(fā)機信號處理研究與實現(xiàn).pdf
- 適用于ZigBee協(xié)議的收發(fā)機數(shù)字基帶系統(tǒng)設(shè)計及FPGA實現(xiàn).pdf
- OFDM基帶處理器的FPGA實現(xiàn).pdf
- 基于FPGA的LTE下行鏈路基帶處理系統(tǒng)的設(shè)計與實現(xiàn).pdf
- 基于FPGA的基帶BOC信號同步處理技術(shù)研究.pdf
- 基于FPGA數(shù)字基帶信號設(shè)計初稿).docx
- 基于FPGA數(shù)字基帶信號設(shè)計定稿).docx
評論
0/150
提交評論