基于FPGA的AIS基帶設(shè)計算法研究.pdf_第1頁
已閱讀1頁,還剩141頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、隨著我國現(xiàn)代航運交通運輸?shù)娘w速發(fā)展,船舶的航行安全色是越來越重要。AIS設(shè)備利用無線電技術(shù)實現(xiàn)船.船、船一岸的通信及輔助導航,避免船舶之間發(fā)生碰撞,方便監(jiān)管部門管理,大幅提高航行安全。其組成結(jié)構(gòu)包括由人機界面模塊、通信協(xié)議處理模塊、基帶信號處理模塊、射頻模塊及標準通信接口模塊。本文著重對AIS設(shè)備的基帶信號處理模塊進行仿真研究,并以仿真為基礎(chǔ),研究基于FPGA的基帶信號的調(diào)制解調(diào)算法,為后期以FPGA為硬件平臺設(shè)計AIS設(shè)備打下堅實的理

2、論算法基礎(chǔ)。
   AIS基帶處理器主要功能包括完成HDLC打解包、NRZI編解碼和GMSK的調(diào)制解調(diào)。由于FPGA平臺只能處理數(shù)字信號,而AIS基帶調(diào)制解調(diào)中存在部分模擬信號,所以要針對FPGA的硬件平臺,進一步研究改進的AIS基帶調(diào)制解調(diào)算法。由于HDLC主要包括,位填充及去填充、校驗位產(chǎn)生、數(shù)據(jù)打解包等。由于HDLC處理及NRZI本身就是數(shù)字信號處理,所以基于FPGA的HDLC算法相對簡單。GMSK調(diào)制解調(diào)屬于數(shù)字信號的模

3、擬調(diào)制,在研究GMSK信號時,以SystemView和Matlab作為工具研究其特性和算法驗證,結(jié)合FPGA本身的特點,給出了具體實現(xiàn)時必需考慮的位同步算法。由于FPGA設(shè)計結(jié)構(gòu)靈活、通用性強、實時性高以及適合于模塊化設(shè)計等特點,因此FPGA平臺非常適合于AIS的硬件實現(xiàn)平臺。另外,選用FPGA作為硬件平臺也為單個芯片實現(xiàn)AIS系統(tǒng)奠定了基礎(chǔ)?;贔PGA的AIS基帶算法中主要包括了以下幾個方面研究:
   1)CRC校驗的產(chǎn)生

4、算法及在適合于FPGA中的快速實現(xiàn)算法;
   2)位填充及去填充和NRZI的編碼及解碼在FPGA的算法實現(xiàn);
   3)GMSK的調(diào)制解調(diào)算法;
   4)高斯濾波器算法在FPGA中的快速實現(xiàn)算法;
   5)相位積分在FPGA中快速實時的實現(xiàn)算法;
   6)IQ調(diào)制器在FPGA中快速實時的實現(xiàn)算法;
   7)位同步在FPGA中快速實時的實現(xiàn)算法;
   8)反正切實現(xiàn)在FP

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論