基于fpga的dds信號(hào)發(fā)生器設(shè)計(jì)【開題報(bào)告】_第1頁(yè)
已閱讀1頁(yè),還剩2頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、畢業(yè)設(shè)計(jì)開題報(bào)告畢業(yè)設(shè)計(jì)開題報(bào)告電子信息科學(xué)與技術(shù)電子信息科學(xué)與技術(shù)基于基于FPGAFPGA的DDSDDS信號(hào)發(fā)生器設(shè)計(jì)信號(hào)發(fā)生器設(shè)計(jì)1、選題的背景與意義1971年,美國(guó)學(xué)者J.Tierney等人撰寫的“ADigitalFrequencySynthesizer“一文首次提出了以全數(shù)字技術(shù),從相位概念出發(fā)直接合成所需波形的一種新合成原理。限于當(dāng)時(shí)的技術(shù)和器件生產(chǎn),它的性能指標(biāo)無法與已有的技術(shù)相比,故未受到重視。之后的一年間,微電子技術(shù)有了

2、飛速的發(fā)展,直接數(shù)字頻率合成器(即DDS)也得到了迅速的發(fā)展。一些傳統(tǒng)的信號(hào)波形產(chǎn)生方法,如RC和LC振蕩器或單片模擬集成函數(shù)發(fā)生器,盡管它們的電路實(shí)現(xiàn)比較簡(jiǎn)單,但產(chǎn)生的信號(hào)波形頻率精度和穩(wěn)定度并不是很理想,而使用鎖相環(huán)技術(shù),頻率精度有了很大的提高,但工藝相對(duì)比較復(fù)雜,分辨率也不高,頻率變換和實(shí)現(xiàn)計(jì)算機(jī)程序控制也不方便。而這種DDS技術(shù)將先進(jìn)的數(shù)字信號(hào)處理理論與方法引入信號(hào)合成領(lǐng)域,實(shí)現(xiàn)了合成信號(hào)的頻率轉(zhuǎn)換和頻率準(zhǔn)確度之間的統(tǒng)一。它具有

3、相對(duì)帶寬寬、頻率轉(zhuǎn)換時(shí)間短、頻率分辨率高、輸出相位連續(xù)、輸出波形靈活、可編程、全數(shù)字化、控制靈活、體積小、易于集成、功耗低等優(yōu)越的性能特點(diǎn),擊敗其他頻率合成技術(shù)脫穎而出,成為了現(xiàn)代頻率合成技術(shù)的佼佼者?,F(xiàn)如今性能優(yōu)良的DDS產(chǎn)品不斷推出,它們集可編程DDS系統(tǒng)、高性能DAC及高速比較器等于一身,能實(shí)現(xiàn)多種功能,被廣泛應(yīng)用于跳頻通信、雷達(dá)、導(dǎo)航、電子偵察、干擾和反干擾等電子技術(shù)領(lǐng)域,具有極高的研究?jī)r(jià)值。二、研究的基本內(nèi)容與擬解決的主要問題

4、:研究的基本內(nèi)容:DDS信號(hào)發(fā)生器由參考時(shí)鐘、相位累加器(累加器、相位寄存器)、波形存儲(chǔ)器(波形查找表)、D/A轉(zhuǎn)換器和模擬低通濾波器組成。四、研究的總體安排與進(jìn)度:2010年12月1日20日查找文獻(xiàn)資料,完成文獻(xiàn)綜述和開題報(bào)告,準(zhǔn)備開題答辯。2011年1月2月完成外文文獻(xiàn)翻譯,設(shè)計(jì),編碼,仿真實(shí)現(xiàn)。2011年3月4月用Protel畫原理圖,PCB圖,焊接實(shí)現(xiàn),調(diào)試。2011年5月書寫論文,準(zhǔn)備最后答辯。5、主要參考文獻(xiàn):[1]姜田華.

5、實(shí)現(xiàn)直接數(shù)字頻率合成器的三種技術(shù)方案[JOL].沈陽(yáng)單片機(jī)開發(fā)網(wǎng).2008.[2]謝亮.基于FPGA的DDS實(shí)現(xiàn)的幾種方式[J].科技廣場(chǎng).2006.[3]周俊峰,陳濤.基于FPGA的直接數(shù)字頻率合成器的設(shè)計(jì)和實(shí)現(xiàn)[JOL].電子零件城.2002.[4]楊秀增.基于FPGA和DDS信號(hào)源設(shè)計(jì)[JOL].與非網(wǎng).2010.[5]汪勐,汪寧,宋曉東.使用較少FPGA資源實(shí)現(xiàn)DDS的方法[J].微電子學(xué)與計(jì)算機(jī).2006,第23卷,第8期:1

6、81186.[6]潘松,黃繼業(yè),潘明.EDA技術(shù)實(shí)用教程—VerilogHDL版[M].第四版.北京:科學(xué)出版社,2010:215218[7]LionelCdesses.DirectDigitalSynthesis:AToolfPeriodicWaveGeneration(Part1)[J].IEEESIGNALPROCESSINGMAGAZINE.JULY2004:5054.[8]LionelCdesses.DirectDigital

7、Synthesis:AToolfPeriodicWaveGeneration(Part2)[J].IEEESIGNALPROCESSINGMAGAZINE.JULY2004:110117.[9]PaulOLearyFrancoMaloberti.ADirectDigitalSynthesizerwithImprovedSpectralPermance[J].IEEETRANSACTIONSONCOMMUNICATIONS.JULY199

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論