基于Avalon總線的音頻頻譜分析系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf_第1頁(yè)
已閱讀1頁(yè),還剩68頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、伴隨電子與通信技術(shù)的發(fā)展,數(shù)字音頻廣播、多媒體通信等數(shù)字音頻處理技術(shù)在社會(huì)上得到了廣泛的應(yīng)用,對(duì)人們生活的影響日益深遠(yuǎn)。目前,市面上的樂器調(diào)音器的實(shí)時(shí)性和準(zhǔn)確性有待提高,且現(xiàn)有的調(diào)音器的種類也不多。本文基于FPGA中的Avalon總線技術(shù)和快速傅立葉變換算法,設(shè)計(jì)了一種實(shí)時(shí)高效的音頻頻譜分析系統(tǒng),實(shí)現(xiàn)了對(duì)音樂信號(hào)的頻譜分析功能。本文的主要工作和研究?jī)?nèi)容如下:
  1.介紹了快速傅立葉變換算法、NiosⅡ系統(tǒng)和頻譜分析的原理,分析了

2、Avalon總線的接口類型及功能特性。
  2.系統(tǒng)硬件設(shè)計(jì)。規(guī)劃了頻譜分析顯示系統(tǒng)的功能,給出了系統(tǒng)硬件電路設(shè)計(jì)方案。采用了CycloneⅣE系列FPGA芯片的最小系統(tǒng)模塊、通過(guò)音頻信號(hào)采集及其編解碼模塊、頻譜顯示模塊構(gòu)成了系統(tǒng)的硬件框架。最小系統(tǒng)模塊包括電源電路和時(shí)鐘電路,FPGA配置模塊采用的是JTAG配置電路,音頻編解碼電路包括音頻采集電路和AD電路,頻譜顯示模塊采用的是5寸電容觸摸屏。
  3.系統(tǒng)軟件設(shè)計(jì)。根據(jù)系

3、統(tǒng)功能給出了軟件總體流程圖。在Avalon總線的基礎(chǔ)上,實(shí)現(xiàn)了配置接口時(shí)序模塊、FFT模塊、顯示模塊等模塊的功能,完成了FPGA軟件中上級(jí)輸入信號(hào)接收緩存模塊、信號(hào)的FFT處理和觸摸屏顯示音頻頻譜模塊的設(shè)計(jì)。在構(gòu)造PLL IP核、FIFO IP核、RAM IP核和FFT IP核的基礎(chǔ)上,采用Avalon總線搭建了一個(gè)NiosⅡ系統(tǒng)。
  4.系統(tǒng)軟硬件調(diào)試與功能仿真。在完成硬件電路和軟件代碼編寫后,首先對(duì)硬件電路模塊進(jìn)行了測(cè)試,然

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論