版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、精密測量技術(shù)是科技發(fā)展的基礎(chǔ),精密時間測量技術(shù)不僅在雷達(dá)、聲納測量、天文實驗、高能物理實驗、地球動力學(xué)等領(lǐng)域有著重要應(yīng)用,而且在軍事領(lǐng)域、航空航天、國防領(lǐng)域中也發(fā)揮著重大的作用。此外,時間間隔的高精度測量在大空間尺寸測量和定位方面也有著非常重要的應(yīng)用,因此高精度時間間隔測量方法的研究具有非常重要的意義。
本文以國內(nèi)外常見的時間間隔測量方法為理論基礎(chǔ),采用了時間內(nèi)插法作為測量方法,并在時間內(nèi)插法的測量時間間隔的基礎(chǔ)上加入了脈沖正
2、負(fù)方向測量和溫度自校準(zhǔn)設(shè)計。根據(jù)系統(tǒng)的設(shè)計指標(biāo)設(shè)計了總體設(shè)計方案。對時間內(nèi)插法進(jìn)行了Modelsim仿真和誤差分析,確定了方法的可行性和正確性,并通過軟硬件連調(diào)完成了相關(guān)實驗以驗證仿真結(jié)果的正確性。
硬件設(shè)計方面,選擇了EP4CE15E22C8N芯片作為主控制芯片,根據(jù)需求搭建了硬件電路,設(shè)計了控制板原理圖并繪制了PCB,完成了硬件焊接和調(diào)試,搭建了系統(tǒng)的硬件實現(xiàn)平臺。軟件設(shè)計方面,使用Verilog語言編寫了PLL模塊、信號
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 高精度時間間隔校準(zhǔn)系統(tǒng)設(shè)計與實現(xiàn).pdf
- 高精度時間間隔測量技術(shù)的研究.pdf
- 高精度時間間隔測量芯片的研制.pdf
- 基于FPGA軟核處理器NIOSII的高精度時間間隔測量儀.pdf
- 基于FPGA的高精度時間測量電路的實現(xiàn).pdf
- 基于高精度時間間隔測量方法的災(zāi)害監(jiān)測技術(shù)研究.pdf
- 基于FPGA的高精度位移測量系統(tǒng)的軟件設(shè)計.pdf
- 時差定位系統(tǒng)高精度時間測量技術(shù)研究.pdf
- 基于FPGA的精密時間間隔測量研究與實現(xiàn).pdf
- 基于FPGA的高精度測時平臺設(shè)計.pdf
- 基于FPGA的高精度實時數(shù)據(jù)采集系統(tǒng)設(shè)計.pdf
- 基于PSoC的多路高精度頻率測量系統(tǒng)設(shè)計.pdf
- 基于時間-電壓轉(zhuǎn)換的時間間隔測量系統(tǒng)設(shè)計與實現(xiàn).pdf
- 射頻仿真系統(tǒng)目標(biāo)陣列高精度設(shè)計與校準(zhǔn).pdf
- 基于GPS的高精度時間同步系統(tǒng)的研究設(shè)計.pdf
- 基于相位處理的時間間隔測量系統(tǒng)設(shè)計.pdf
- 基于FPGA的高精度大動態(tài)延時系統(tǒng)設(shè)計與實現(xiàn).pdf
- 基于FPGA的高精度EAS檢測系統(tǒng)的研究.pdf
- 基于fpga的高精度頻率計設(shè)計
- 高精度SAR ADC自校準(zhǔn)技術(shù)研究與關(guān)鍵電路設(shè)計.pdf
評論
0/150
提交評論