版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著數(shù)據(jù)采集在現(xiàn)代工業(yè)及科學(xué)研究中的重要地位日益突出,人們對(duì)于數(shù)據(jù)采集設(shè)備的要求也不斷提高。在信號(hào)測(cè)量、圖像處理、音頻信號(hào)處理等一些高速、高精度的測(cè)量中,都需要進(jìn)行高性能數(shù)據(jù)采集。傳統(tǒng)的設(shè)計(jì)方法的優(yōu)點(diǎn)是:技術(shù)成熟,可選的芯片很多,設(shè)計(jì)經(jīng)驗(yàn)積累豐富。但傳統(tǒng)的設(shè)計(jì)方法也存在外圍芯片多,PCB面積較大,可靠性相對(duì)不高;不易升級(jí)與改進(jìn);成本高;受芯片限制,設(shè)計(jì)靈活性差,可擴(kuò)展性差,可靠性相對(duì)不高等缺點(diǎn)。
傳統(tǒng)的高速數(shù)據(jù)采集系統(tǒng)一般多是
2、采用PCI或 ISA作為系統(tǒng)的總線,這些采集系統(tǒng)存在不少缺點(diǎn),如安裝煩瑣,價(jià)格昂貴,尤其是受計(jì)算機(jī)插槽數(shù)量、地址、中斷資源的限制,可擴(kuò)展性差等。
USB是一種新式總線接口標(biāo)準(zhǔn),具有高速、.可靠、可擴(kuò)展、即插即用等特點(diǎn)。USB2.0協(xié)議中,數(shù)據(jù)的最高傳輸速率提高到480Mbps,這就使通過 USB實(shí)現(xiàn)快速傳遞大容量數(shù)據(jù)的外設(shè)成為現(xiàn)實(shí)。而FPGA芯片因其工作頻率高、設(shè)計(jì)周期短、成本低廉、可重復(fù)擦寫、可擴(kuò)展性好、內(nèi)部資源豐富可以集采
3、集、轉(zhuǎn)換及數(shù)據(jù)傳輸通訊于一體等優(yōu)點(diǎn),可解決傳統(tǒng)設(shè)計(jì)方法中外圍芯片多、不易升級(jí)和維護(hù)、設(shè)計(jì)靈活性差、擴(kuò)展性不好,可靠性不高等問題。因此,本文 USB和FPGA兩者的優(yōu)點(diǎn),設(shè)計(jì)了具有較好應(yīng)用前景的基于FPGA的高精度實(shí)時(shí)數(shù)據(jù)采集與傳輸系統(tǒng)。
論文在闡述了系統(tǒng)的整體設(shè)計(jì)思路的基礎(chǔ)上,對(duì)電路所選芯片的結(jié)構(gòu)和性能進(jìn)行簡(jiǎn)單的介紹。選用具有22位高分辨率的A/D轉(zhuǎn)換器 ADS1212作為采集轉(zhuǎn)換器,由于ADS1212的精度非常高,所以要求外
4、接電源干擾非常小,采用三級(jí)穩(wěn)壓的方式來為ADS1212提供穩(wěn)定的電源電壓。然后提出了系統(tǒng)的軟硬件設(shè)計(jì)與實(shí)現(xiàn)的方法,設(shè)計(jì)出了具有22位分辨率的高精度數(shù)據(jù)采集系統(tǒng)。利用FPGA作為控制器,控制 A/D轉(zhuǎn)換、增益設(shè)置、通道選擇等。利用FPGA內(nèi)部的RAM設(shè)計(jì)了先入先出(FIFO)存儲(chǔ)器,充分利用系統(tǒng)資源,減少了外圍電路,為電路調(diào)試及制版帶來了極大的方便。同時(shí)也提升了系統(tǒng)的采集速度和集成度,達(dá)到了實(shí)時(shí)采集的目的。系統(tǒng)采用Verilog語言編程,
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 高精度實(shí)時(shí)數(shù)據(jù)采集分析芯片的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的高速實(shí)時(shí)數(shù)據(jù)采集系統(tǒng).pdf
- 基于FPGA的實(shí)時(shí)數(shù)據(jù)采集與處理系統(tǒng).pdf
- 基于FPGA的高速實(shí)時(shí)數(shù)據(jù)采集存儲(chǔ)系統(tǒng)的設(shè)計(jì).pdf
- 47454.基于fpga的高精度地震勘探數(shù)據(jù)采集系統(tǒng)
- 高精度實(shí)時(shí)數(shù)據(jù)采集分析芯片的設(shè)計(jì)與實(shí)現(xiàn)【精品畢業(yè)論文】
- 基于DSP和FPGA的高速高精度數(shù)據(jù)采集系統(tǒng).pdf
- 基于FPGA的USB接口實(shí)時(shí)數(shù)據(jù)采集與處理系統(tǒng).pdf
- 基于wince系統(tǒng)的實(shí)時(shí)數(shù)據(jù)采集方法
- 錄井實(shí)時(shí)數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
- 基于wince系統(tǒng)的實(shí)時(shí)數(shù)據(jù)采集方法
- 基于SoC的高精度數(shù)據(jù)采集系統(tǒng)設(shè)計(jì).pdf
- 基于USB的實(shí)時(shí)數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)和實(shí)現(xiàn).pdf
- 修改 英文翻譯:基于FPGA的高速實(shí)時(shí)數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).doc
- 基于arm的高速高精度數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
- 基于FPGA的B-DOFS實(shí)時(shí)數(shù)據(jù)采集遠(yuǎn)程控制系統(tǒng).pdf
- 基于FPGA與DDR2-SDRAM的高速實(shí)時(shí)數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于以太網(wǎng)的實(shí)時(shí)數(shù)據(jù)同步采集系統(tǒng).pdf
- 基于FPGA的高精度采集轉(zhuǎn)發(fā)裝置的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 單片機(jī)實(shí)時(shí)數(shù)據(jù)采集顯示系統(tǒng)設(shè)計(jì)
評(píng)論
0/150
提交評(píng)論