基于時分復用的PD雷達數(shù)字信號處理器的設計與實現(xiàn).pdf_第1頁
已閱讀1頁,還剩81頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、數(shù)字雷達系統(tǒng)以其高精度、強抗干擾性、高穩(wěn)定性等特點成為了新一代雷達體系的發(fā)展方向,在軍事、民用方面都有著十分廣泛的應用。傳統(tǒng)的基于FPGA+DSP平臺的雷達信號處理器,不能滿足彈載雷達低功耗、小型化的要求,同時所需的成本也比較高。隨著集成電路技術的不斷發(fā)展與進步,單個芯片的處理能力得到了提升,采用專用集成電路(ASIC)比傳統(tǒng)的FPGA+DSP平臺處理速度更快、面積更小、功耗更低、可靠性更高,并且易于大規(guī)模生產以降低成本,因此有必要采用

2、ASIC技術實現(xiàn)雷達信號處理器的設計。
  本文基于雷達信號處理的理論知識,主要研究了脈沖多普勒(PD)雷達信號處理器的設計及其ASIC實現(xiàn)。首先對PD雷達信號處理流程進行了研究,確定了數(shù)字下變頻(DDC)、脈沖壓縮(PC)、動目標檢測(MTD)所采用的算法;其次分析了基于IP核設計的流水線結構PD雷達處理器的特點,雖然基于IP核的設計縮短了開發(fā)周期,且流水線結構的數(shù)據(jù)吞吐量大,但是由于PD雷達是間歇性工作的,對于發(fā)射信號、接收信

3、號、切換相干處理周期(CPI)這三個時間段,每個時間段都只有一個 IP核處于工作狀態(tài),導致硬件資源利用率很低,針對該缺點本文提出了一種時分復用的處理器結構,根據(jù)脈沖壓縮長度64~1024和脈沖積累個數(shù)8~64可配置的要求并結合各個處理流程的運算特點,分析各個時間段所需要完成的運算量及所需的硬件資源,并完成模塊的劃分、設計與實現(xiàn);最后,對本文的設計進行功能驗證、電路實現(xiàn)及一致性檢查。
  本論文采用Matlab和Modelsim搭建

4、驗證平臺,對PD雷達信號處理器進行了功能驗證,在不同配置模式下,將雷達信號處理器各個處理過程包括DDC、PC、MTD的處理結果與Matlab模型各個處理過程的處理結果進行對比,計算出兩個運算結果的相對誤差,其相對誤差值為10-4數(shù)量級,該精度符合雷達信號處理的要求,說明電路的功能是正確的。本文使用Synopsys公司的綜合工具Design Compiler,采用芯原公司0.1版本的SMIC0.13μm標準工藝庫,完成了所設計的PD雷達數(shù)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論