視頻字符疊加的FPGA設計與實現(xiàn).pdf_第1頁
已閱讀1頁,還剩56頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、圖像/視頻處理功能是軍用圖形顯示控制系統(tǒng)的重要組成部分。為了保證在復雜惡劣的戰(zhàn)場環(huán)境下能夠正常穩(wěn)定的工作,需要對軍用圖形顯示控制系統(tǒng)進行特殊的設計。其中,視頻字符疊加功能是指在視頻信號中疊加字符或者時間信號,實現(xiàn)在屏幕指定位置上的圖像視頻信號與字符信號同時顯示。專業(yè)視頻疊加芯片雖然能夠提供各種視頻處理功能,包括視頻疊加、窗口縮放、視頻拖動、多窗口顯示等,但由于技術壁壘等原因,一般只能得到商業(yè)級芯片,并不能滿足環(huán)境適應性要求。現(xiàn)場可編輯邏

2、輯門陣列(FPGA)芯片供貨相對完整,能夠得到商業(yè)級、工業(yè)級和軍用級芯片。FPGA具有設計靈活、通用性較強、開發(fā)周期較短,易于維護和擴展的綜合優(yōu)勢,可用于實時信號處理。
  本文研究基于FPGA的視頻字符疊加系統(tǒng)的設計與實現(xiàn)。設計的目標是采用簡化的電路結構,在不顯著提高成本的前提下充分利用FPGA資源,實現(xiàn)視頻字符疊加。具體地,本文的主要工作包括以下幾個方面:
  第一、采用模塊化的方式,設計了一種基于FPGA的視頻字符疊加

3、電路。通過圖像采集芯片ADV7401,將一路PAL模擬信號和一路18位LVDS信號轉換成數(shù)字視頻信號后,送入FPGA完成視頻圖像疊加,并通過LCD顯示芯片進行驅動后顯示。
  第二、對FPGA電路進行了波形仿真和綜合,驗證了所設計電路的正確性。FPGA主要由四個模塊組成:YCbCr視頻流處理模塊、SDRAM控制模塊、視頻圖像疊加及輸出模塊和控制及外設接口模塊。YCbCr視頻流處理模塊完成數(shù)字YCbCr信號轉換成數(shù)字RGB信號,并完

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論