2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩87頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、由于無線通信信道受到環(huán)境干擾和空間距離等不確定因素的影響,接收機輸入信號的幅度可能存在很大的隨機波動。為了實現(xiàn)無線收發(fā)機系統(tǒng)的正常工作,無線通信系統(tǒng)一般要求接收機具有較大的輸入信號動態(tài)范圍,這可以通過可變增益放大器(VGA)電路調(diào)節(jié)信號路徑的增益來實現(xiàn)。
   為了實現(xiàn)低功耗和低成本的電路設(shè)計,本文采用互補式金屬氧化物半導體(CMOS)工藝,并利用場效應管(MOSFET)的線性區(qū)電壓電流轉(zhuǎn)換關(guān)系逼近指數(shù)函數(shù)。為了實現(xiàn)高輸入線性度

2、、低噪聲的VGA電路,本文采用信號求和結(jié)構(gòu)設(shè)計了一個基于SMIC0.18-μmCMOS工藝的VGA電路。后仿真結(jié)果表明,該結(jié)構(gòu)的VGA電路在高增益模式下,具有較低的噪聲系數(shù);在低增益模式下,具有較高的線性度。然而,測試結(jié)果表明,該結(jié)構(gòu)的VGA電路的工藝魯棒性較差。這造成了該結(jié)構(gòu)VGA電路的電壓增益曲線和輸入1dB壓縮點等電路參數(shù)的測試結(jié)果和后仿真結(jié)果相差較大。
   為了實現(xiàn)工藝魯棒性更強的VGA電路,本文又補充了吉爾伯特(Gi

3、lbert)乘法器結(jié)構(gòu)VGA電路的設(shè)計。由于采用了雙端指數(shù)電壓產(chǎn)生電路,該結(jié)構(gòu)的VGA具有更高的電源抑制比和工藝魯棒性。Gilbert乘法器結(jié)構(gòu)的VGA同樣采用SMIC0.18-μmCMOS工藝實現(xiàn)。后仿真結(jié)果表明,Gilbert乘法器結(jié)構(gòu)的VGA電路在帶寬和輸入1dB壓縮點等電路參數(shù)方面相對信號求和結(jié)構(gòu)的VGA具有一定優(yōu)勢。
   最后,本文簡要介紹了Verilog-A語言的特點和功能,并詳細討論了利用Verilog-A語言對

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論