基于FPGA的高頻高精度數(shù)字移相信號發(fā)生器.pdf_第1頁
已閱讀1頁,還剩68頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、數(shù)字移相信號發(fā)生器是電子技術(shù)領(lǐng)域的一個重要儀器設(shè)備,它在航空航天、通信系統(tǒng)、儀器儀表等科研領(lǐng)域得到了非常廣泛的應(yīng)用。本文采用直接數(shù)字頻率合成(DDS)技術(shù),以現(xiàn)場可編程門陣列器件——FPGA作為硬件基礎(chǔ),以QuartusⅡ軟件平臺作為開發(fā)工具,并充分利用單片機,設(shè)計一款高頻高精度的數(shù)字移相信號發(fā)生器。
  DDS技術(shù)是早在七十年代初被提出的一種頻率合成技術(shù)。它主要是有相位累加器、波形存儲表ROM、高速D/A轉(zhuǎn)換電路和低通濾波器等部

2、分組成。該技術(shù)和其它的頻率合成技術(shù)相比,其主要有頻率切換速度快、分辨率高、易于程控、相位噪聲低、輸出波形靈活等優(yōu)點。
  在系統(tǒng)的開發(fā)過程中,采用了Altera公司CycloneⅡ系列的FPGA芯片EP2C8Q208C8作為波形數(shù)據(jù)的主控芯片,采用了宏晶科技公司的STC12LE5A60S2單片機設(shè)計了人機交互界面。在設(shè)計中,F(xiàn)PGA芯片與單片機的通信接口是一個難點。本文利用Altera公司的設(shè)計工具QuartusⅡ軟件,并結(jié)合VH

3、DL語言克服了這一問題。
  本文第1章緒論中描述了數(shù)字移相信號發(fā)生器的研究背景,國內(nèi)外波形信號發(fā)生器的研究現(xiàn)狀,以及本文所要研究的主要內(nèi)容。
  第2章詳細地介紹了DDS技術(shù)的基本原理。
  第3章介紹了現(xiàn)場可編程門陣列器件——FPGA芯片的發(fā)展歷程,硬件描述語言——VHDL語言,F(xiàn)PGA的設(shè)計流程。
  第4章介紹了數(shù)字移相信號發(fā)生器的人機交互系統(tǒng)。其中主要包括了人機交互界面的硬件設(shè)計和相應(yīng)的軟件設(shè)計。

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論