2023年全國(guó)碩士研究生考試考研英語(yǔ)一試題真題(含答案詳解+作文范文)_第1頁(yè)
已閱讀1頁(yè),還剩65頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、 本文在對(duì)DSP技術(shù)、可重構(gòu)計(jì)算技術(shù)及可重構(gòu)硬件(FPGA)邏輯結(jié)構(gòu)和可重構(gòu)DSP系統(tǒng)結(jié)構(gòu)進(jìn)行剖析研究的基礎(chǔ)上,首先提出了一個(gè)可重構(gòu)DSP計(jì)算系統(tǒng)的基本結(jié)構(gòu);隨后,從對(duì)相關(guān)的DSP算法及功能的研究出發(fā),找出了兩類與DSP實(shí)現(xiàn)相比更適合于FPGA實(shí)現(xiàn)的算法:一類是分時(shí)復(fù)用的算法,一類是基于卷積運(yùn)算的DSP算法;在對(duì)DSP算法(FIR/IIR/DFT/DCT/DHT)的研究過程中,引入CORDIC理論,找到這幾種算法實(shí)現(xiàn)中的共同的部

2、分,設(shè)計(jì)出一個(gè)統(tǒng)一的可編程模塊;然后利用這一模塊設(shè)計(jì)出了一個(gè)可重構(gòu)的并行處理系統(tǒng)結(jié)構(gòu);最后,利用Altera公司的FPGA芯片及綜合仿真工具對(duì)所設(shè)計(jì)的系統(tǒng)結(jié)構(gòu)的功能進(jìn)行綜合仿真,并將仿真結(jié)果與C語(yǔ)言軟件編程及MATLAB仿真方式的結(jié)果做比較。比較結(jié)果表明,該設(shè)計(jì)對(duì)FIR濾波和DFT變換的結(jié)果與軟件編程及MATLAB仿真的結(jié)果是一致的,證明本文中的可重構(gòu)并行處理系統(tǒng)結(jié)構(gòu)的設(shè)計(jì)是成功的,即在這一結(jié)構(gòu)中,不需要改變系統(tǒng)的整體結(jié)構(gòu),只要為不同的

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論