

已閱讀1頁,還剩74頁未讀, 繼續(xù)免費(fèi)閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、近年來,一種新的系統(tǒng)實(shí)現(xiàn)方式—可重構(gòu)系統(tǒng)受到學(xué)術(shù)界的關(guān)注。它采用動態(tài)電路重構(gòu)技術(shù),在運(yùn)行時(shí)根據(jù)需要動態(tài)改變系統(tǒng)的電路結(jié)構(gòu),從而使系統(tǒng)既有采用硬件優(yōu)化所能達(dá)到的高速度和高效率,又能像軟件那樣靈活可變、易于升級。隨著FPGA的一些改進(jìn),可重構(gòu)系統(tǒng)投入實(shí)際應(yīng)用成為可能。在很多對運(yùn)算速度和靈活性都有很高要求的應(yīng)用得到廣泛的采用。 動態(tài)部分重構(gòu)技術(shù)充分地利用了FPGA芯片提供的可重構(gòu)功能,更好地推動了可重構(gòu)計(jì)算的發(fā)展,正成為當(dāng)前國內(nèi)外的研
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于Xilinx Virtex-Ⅱ Pro的過程級動態(tài)部分可重構(gòu)系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 動態(tài)部分可重構(gòu)系統(tǒng)的設(shè)計(jì)方法及可重構(gòu)計(jì)算研究.pdf
- 基于FPGA的動態(tài)可重構(gòu)NoC系統(tǒng)研究與實(shí)現(xiàn).pdf
- 基于位流回讀的Virtex-Ⅱ芯片內(nèi)部資源的測試.pdf
- 基于片上網(wǎng)絡(luò)的動態(tài)部分可重構(gòu)系統(tǒng)研究.pdf
- 基于可重構(gòu)技術(shù)的DSP系統(tǒng)結(jié)構(gòu)研究及部分功能實(shí)現(xiàn).pdf
- 基于FPGA的動態(tài)可重構(gòu)系統(tǒng)實(shí)現(xiàn)密碼算法的研究.pdf
- 基于FPGA局部動態(tài)可重構(gòu)技術(shù)的可靠性系統(tǒng)實(shí)現(xiàn)與優(yōu)化.pdf
- 片上動態(tài)可重構(gòu)系統(tǒng)的研究與實(shí)現(xiàn).pdf
- 基于AP-SOC的動態(tài)可重構(gòu)系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA部分動態(tài)可重構(gòu)技術(shù)的劃分和調(diào)度算法研究.pdf
- 動態(tài)可重構(gòu)系統(tǒng)中通信機(jī)制的研究與實(shí)現(xiàn).pdf
- 基于FPGA的動態(tài)可重構(gòu)AES加解密系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于動態(tài)部分可重構(gòu)技術(shù)的軟硬件任務(wù)協(xié)同調(diào)度研究.pdf
- 局部動態(tài)可重構(gòu)系統(tǒng)的設(shè)計(jì)與研究.pdf
- DReNoC:基于片上網(wǎng)絡(luò)的動態(tài)可重構(gòu)計(jì)算系統(tǒng)研究與實(shí)現(xiàn).pdf
- 基于FPGA的動態(tài)局部可重構(gòu)系統(tǒng)研究.pdf
- 可重構(gòu)計(jì)算混合系統(tǒng)中硬件部分的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 動態(tài)部分可重構(gòu)交換式線卡的研究.pdf
- 基于FPGA的局部動態(tài)可重構(gòu)系統(tǒng)設(shè)計(jì).pdf
評論
0/150
提交評論