版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、數(shù)據(jù)采集系統(tǒng)就是利用ADC把模擬信號轉(zhuǎn)換為數(shù)字信號,然后變換成后續(xù)處理需要的格式的一種系統(tǒng)。它在軟件無線電、便攜式終端、數(shù)字通信以及汽車電子等場合中是必不可少的組成部分,本文以穿墻雷達(dá)為載體,展示了一個通用數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)的全過程,然后給出了一個使用VC++編寫的后續(xù)處理軟件平臺,可作為通用設(shè)計(jì)的參考。本文主要工作內(nèi)容如下:
1.系統(tǒng)功能分析:設(shè)計(jì)系統(tǒng)方案,確定系統(tǒng)幾大模塊及系統(tǒng)的工作點(diǎn):包括動態(tài)范圍、信噪比、數(shù)據(jù)
2、位寬、數(shù)據(jù)率等,確定系統(tǒng)、現(xiàn)場可編程門陣列(FPGA)、模數(shù)轉(zhuǎn)換器(ADC)、通用串行接口(USB)三大模塊完成。
2.硬件平臺設(shè)計(jì)與實(shí)現(xiàn):完成關(guān)鍵芯片選型及外圍電路設(shè)計(jì);完成各芯片接口設(shè)計(jì);完成PCB設(shè)計(jì),包括布局、布線、電源設(shè)計(jì)、地平面設(shè)計(jì)等,最終完成PCB繪制;完成HDL硬件描述語言的模塊劃分、模塊間時序及各模塊實(shí)現(xiàn),調(diào)試各芯片工作點(diǎn)(如電源電壓、外接晶振、去藕電容等)HDL代碼;
3.軟件平臺設(shè)計(jì)與實(shí)
3、現(xiàn):根據(jù)系統(tǒng)功能和硬件接口,劃分軟件平臺模塊,設(shè)計(jì)應(yīng)用程序界面;設(shè)計(jì)各模塊間的接口,即入口函數(shù)和返回類型:把Matlab語言寫的主信號處理程序移植到C++:利用VC++6.0編寫各模塊代碼:軟件各模塊功能逐一驗(yàn)證、整體功能驗(yàn)證、BUG調(diào)試、軟件性能優(yōu)化。最后還在軟件的界面中加入一些人性化設(shè)置。
4.整個采集控制系統(tǒng)聯(lián)調(diào):把硬件平臺和軟件平臺連接起宋調(diào)試整個數(shù)據(jù)采集與控制系統(tǒng),調(diào)試環(huán)境主要是在系統(tǒng)的實(shí)際應(yīng)用場合,透過墻體檢測
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 超寬帶穿墻探測雷達(dá)信號采集和處理系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 步進(jìn)頻穿墻雷達(dá)數(shù)據(jù)采集與預(yù)處理系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 雷達(dá)信號采集及處理系統(tǒng)的研制.pdf
- 測高雷達(dá)信號處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 雷達(dá)信號處理系統(tǒng)設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 某雷達(dá)信號處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 雷達(dá)信號處理系統(tǒng)的設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 可重構(gòu)雷達(dá)信號處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 飛行目標(biāo)速度測量雷達(dá)信號采集與實(shí)時處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 多普勒穿墻雷達(dá)的系統(tǒng)設(shè)計(jì)和信號處理.pdf
- 測高雷達(dá)信號處理系統(tǒng)的設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 雷達(dá)電磁環(huán)境模擬器信號采集處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高速CCD信號采集處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 相控陣?yán)走_(dá)波束數(shù)據(jù)采集處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于DSP的信號采集與處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的信號采集與處理系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 船用導(dǎo)航雷達(dá)信號處理系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- LFMCW雷達(dá)信號處理系統(tǒng)的研究與實(shí)現(xiàn).pdf
- 基于VxWorks的雷達(dá)信號處理系統(tǒng)實(shí)現(xiàn).pdf
- 中斷連續(xù)波雷達(dá)信號處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
評論
0/150
提交評論