

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、本文介紹的混合擴(kuò)頻通信系統(tǒng)是跳頻和多進(jìn)制擴(kuò)頻技術(shù)的結(jié)合體,同時具備了這兩種技術(shù)的優(yōu)點,增強了系統(tǒng)的抗干擾能力和抗截獲能力。本文主要研究突發(fā)式混合擴(kuò)頻通信系統(tǒng)的接收機(jī)的實現(xiàn),完成了系統(tǒng)的總體接收方案設(shè)計和接收機(jī)相關(guān)模塊的FPGA實現(xiàn)。主要包含以下工作:
1.對長同步頭序列的實時捕獲進(jìn)行了研究。本文介紹了常用的同步捕獲方法:匹配濾波器法、滑動相關(guān)法、順序估計快速捕獲法和序列相位搜索法等。綜合考慮各方面的要求,本文采用匹配相關(guān)法與F
2、FT頻譜分析相結(jié)合的方法—PMF-FFT法。本文首先分析了該方法的原理,給出了該方法的推導(dǎo)過程,然后提出實現(xiàn)方案,最后給出了該方法的FPGA實現(xiàn)。
2.對基于CCSK編碼的高階M元擴(kuò)頻解擴(kuò)算法進(jìn)行了研究。由于多進(jìn)制擴(kuò)頻的階數(shù) M=256,所以如果直接使用相關(guān)器法來實現(xiàn)解擴(kuò),那么實現(xiàn)的復(fù)雜度會很高,不利于實現(xiàn)。本文采用了 FFT解擴(kuò)法,大大降低了解擴(kuò)復(fù)雜度。本文首先分析了該方法的原理,給出了相應(yīng)的推導(dǎo)過程,然后提出了實現(xiàn)方案,最
3、后給出了該方法的FPGA實現(xiàn)。
3.對延時鎖定回路進(jìn)行了研究。當(dāng)同步頭序列被捕獲到以后,系統(tǒng)要在解擴(kuò)的過程中不斷地調(diào)整抽取數(shù)據(jù)的時刻,盡量做到在最佳的時刻進(jìn)行抽取。本文首先介紹了延時鎖定回路法的原理,然后給出了實現(xiàn)方案,最后給出了該方法的FPGA實現(xiàn)。
4.對RS譯碼進(jìn)行了研究。因為RS碼的糾錯能力很強,所以如果在系統(tǒng)中加入RS碼,會使通信的可靠性得到進(jìn)一步提高。本文介紹了RS碼的譯碼原理,給出了實現(xiàn)方案以及具體的F
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 突發(fā)通信發(fā)射機(jī)設(shè)計及相關(guān)模塊FPGA實現(xiàn).pdf
- 低截獲混合擴(kuò)頻接收機(jī)設(shè)計及FPGA實現(xiàn).pdf
- 基于FPGA的數(shù)字中頻接收機(jī)設(shè)計與實現(xiàn).pdf
- 高速飛行器測控數(shù)字接收機(jī)設(shè)計及FPGA實現(xiàn).pdf
- 突發(fā)OFDM系統(tǒng)接收機(jī)同步算法設(shè)計及其FPGA實現(xiàn).pdf
- 基于DSP和FPGA的幅相接收機(jī)設(shè)計及實現(xiàn)研究.pdf
- 基于FPGA的中頻數(shù)字接收機(jī)設(shè)計與實現(xiàn).pdf
- 基于FPGA的多通道數(shù)字接收機(jī)設(shè)計與實現(xiàn).pdf
- 基于FPGA的數(shù)字信標(biāo)接收機(jī)設(shè)計.pdf
- 基于FPGA控制系統(tǒng)的雷達(dá)接收機(jī)設(shè)計與實現(xiàn).pdf
- 基于FPGA的低頻時碼數(shù)字接收機(jī)設(shè)計與實現(xiàn).pdf
- GPS接收機(jī)架構(gòu)設(shè)計及FPGA實現(xiàn).pdf
- 2.5gbs突發(fā)模式光接收機(jī)設(shè)計
- 基于三種不同F(xiàn)PGA芯片的數(shù)字中頻接收機(jī)設(shè)計及實現(xiàn).pdf
- 突發(fā)通信下直擴(kuò)式(DS)數(shù)字接收機(jī)的設(shè)計與實現(xiàn).pdf
- 基于FPGA+ARM的GPS-BDII接收機(jī)設(shè)計與實現(xiàn).pdf
- 基于FPGA的Locata系統(tǒng)定位接收機(jī)設(shè)計.pdf
- IFF應(yīng)答接收機(jī)設(shè)計與實現(xiàn).pdf
- 北斗-GPS接收機(jī)設(shè)計與實現(xiàn).pdf
- 彈載GPS接收機(jī)設(shè)計及相關(guān)算法研究.pdf
評論
0/150
提交評論