加密算法的可重構(gòu)計算技術研究.pdf_第1頁
已閱讀1頁,還剩73頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領

文檔簡介

1、該論文的研究工作是西北工業(yè)大學航空微電子中心承擔的國家自然基金項目"可重構(gòu)計算中控制配置策略研究"的一部分.可重構(gòu)計算技術是一個新興的研究領域,是指在數(shù)字系統(tǒng)制造完成以后,其硬件結(jié)構(gòu)可以根據(jù)需要重新配置的技術.結(jié)合了通用處理器和專用處理器二者的優(yōu)點,在概念上既有ASIC一樣高效硬件電路實現(xiàn)也有類似于通用處理器的靈活性.目前大多數(shù)可重構(gòu)計算技術的研究成果基本由現(xiàn)場可編程門陣列器件FPGA和通用處理器構(gòu)成,由可編程器件提供對復雜運算的加速計

2、算能力.該論文主要研究可重構(gòu)計算技術在加密方面的應用基礎問題.加密算法有許多種,即使對于同一種加密算法,因密鑰長度或迭代深度的不同而使得硬件實現(xiàn)有所差異.在現(xiàn)場可編程邏輯陣列FPGA上,實現(xiàn)多種加密算法以及不同長度密鑰的RSA算法的可重構(gòu),在目前對開展可重構(gòu)計算技術在加密方面的應用基礎研究和研發(fā)有自主版權(quán)的加密硬件技術有一定的意義.該論文主要的研究工作:<1>對現(xiàn)有的對稱加密算法DES算法和非對稱加密算法RSA算法進行分析,使其易用硬件

3、實現(xiàn);<2>基于可重構(gòu)思想和特點,完成64位DES算法和256位~1024位模長RSA算法的可重構(gòu)硬件的設計;<3>采用自頂向下的設計方法,利用HDL語言對DES/RSA設計進行功能描述,并完成軟件仿真,綜合和布線;<4>在可重構(gòu)計算驗證平臺上進行算法驗證,并對設計的可重構(gòu)和設計的進一步優(yōu)化進行討論.該課題的設計與實現(xiàn)以航空微電子中心的可重構(gòu)計算系統(tǒng)為硬件環(huán)境,此系統(tǒng)由通用處理器和現(xiàn)場可編程陣列邏輯組成,是混合系統(tǒng),在當前一些應用領域如

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論