基于FPGA的TDD數(shù)字接收機位同步算法的研究與實現(xiàn).pdf_第1頁
已閱讀1頁,還剩99頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、在無線數(shù)字通信系統(tǒng)中,接收的關(guān)鍵問題之一是否能在“最佳時刻”對接收信號進行采樣判決,提高傳輸?shù)恼_性。接收機的同步按類型分為幀同步,載波同步和位同步,其中位同步是基礎(chǔ)。在通信系統(tǒng)中,信號在傳輸過程中除了信道噪聲,會遇到的另一大干擾來自碼間干擾,通常接收機采用信道均衡技術(shù)。
  本文主要介紹一個TDD(Time Division Duplex,時分雙工)傳輸方式的無線數(shù)字通信系統(tǒng)中的位同步和均衡算法設(shè)計,指標(biāo)要求采樣速率240MHz

2、,切換速率8KHz,傳輸符號率60MHz。該算法基于FPGA+DSP的硬件框架,設(shè)計并實現(xiàn)了位同步算法和均衡算法功能模塊,以及主從兩個通信終端中從端的整體狀態(tài)機設(shè)計和AD輸入數(shù)據(jù)處理模塊。
  先詳細介紹Gardner算法的推導(dǎo)過程,再利用Simulink搭建Gardner位同步算法的浮點仿真模型,之后借助System Generator這個新工具轉(zhuǎn)換為定點仿真模型,生成硬件代碼上板測試。在大量電腦仿真和實際硬件測試結(jié)果(包括基帶

3、環(huán)境和射頻環(huán)境)的指導(dǎo)下不斷改良各算法模塊的延遲結(jié)構(gòu)與參數(shù)設(shè)定,最終在 FPGA電路板上實現(xiàn)穩(wěn)定正確的TDD收發(fā)功能。
  本文選擇 Bassbang盲均衡算法以與位同步類似的設(shè)計調(diào)試方法最后于 FPGA電路板上實現(xiàn),并通過實際射頻無線信道的測試驗證均衡算法的必要性和本文設(shè)計的正確性。
  以兩個算法模塊為核心,本文還設(shè)計實現(xiàn)了TDD從端通信系統(tǒng)的整體狀態(tài)機和 AD輸入數(shù)據(jù)處理功能。其中包含以收發(fā)協(xié)議為基礎(chǔ)的數(shù)據(jù)通路開關(guān)以及

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論