基于SOPC的任意波形發(fā)生器的設(shè)計(jì).pdf_第1頁
已閱讀1頁,還剩79頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、本課題設(shè)計(jì)的是基于SOPC系統(tǒng)的任意波形發(fā)生器。該波形發(fā)生器以Cyclone器件為核心,采用了直接數(shù)字頻率合成技術(shù)(DDS)。在功能上主要完成了DDS信號(hào)源任意波形的輸出,以及NOISⅡ軟核對(duì)FPGA目標(biāo)硬件的控制。
   本系統(tǒng)的核心模塊為DDS,它是一種數(shù)字化直接頻率合成器,結(jié)構(gòu)上分為累加器、波形存儲(chǔ)ROM、D/A數(shù)據(jù)轉(zhuǎn)換器和低通濾波器四部分。當(dāng)時(shí)鐘頻率給定后,輸出信號(hào)的頻率是由頻率控制字決定的,輸出的相位是由相位控制字決定

2、的,輸出的波形由波形控制字決定。頻率累加器的位數(shù)決定了頻率分辨率,ROM的深度即存儲(chǔ)波形的點(diǎn)數(shù)決定了相位分辨率。
   在硬件的設(shè)計(jì)上,FPGA芯片采用AlUm公司CycloneⅠ系列的EPlC6,用集成到FPGA芯片內(nèi)部的NIOSⅡ處理器為核心構(gòu)建SOPC系統(tǒng),組成一個(gè)外設(shè)能靈活匹配的嵌入式系統(tǒng)。外圍電路的設(shè)計(jì)包括電源電路、AD5424模數(shù)轉(zhuǎn)換電路、串口電路、鍵盤顯示電路以及外擴(kuò)SDRAM電路。其中SOPC系統(tǒng)有自定義外設(shè)的功

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論